这是一个简单的VHDL程序,实现变模计数器设计,希望能对初学者有所帮助
2021-12-21 19:25:14 15KB 变模计数器
1
利用VHDL语言及数字电路完成交通灯系统
2021-12-21 19:04:48 53KB VHDL
1
ISCAS89电路的verilog和vhdl代码
2021-12-21 18:54:40 2.49MB ISCAS89 verilog vhdl 代码
1
设计一个交通灯控制系统,具体要求如下: 在两个相邻十字路口处各有四处交通灯,标为A和B,每一处的要求如下:每一处都有3个灯指示左转,直行和右转车辆,并且灯也分红色和黄色绿色,并配有时间显示,调研实际的运行情况并设计出对应的电路。并且要完成以下附加功能:第一,可以将系统根据时间来调整,在白天某一路段比较繁忙对应的通行时间较长,晚上因为另一路段繁忙则做适当的调整;第二,如系统出现故障不能正常显示,则黄灯全部闪烁以提醒车辆注意。要求系统有一个系统时钟
2021-12-21 16:55:12 245KB 数字系统课程设计 交通灯系统 vhdl
1
乐曲硬件演奏电路的VHDL程序. 5个模块. 主芯片型号为FLEX10K10LC84-4. 能够通过LED显示音阶. 具有“播放/停止”功能
2021-12-21 16:15:34 41KB EDA VHDL MAX+plus 乐曲硬件演奏
1
VHDL全名Very-High-Speed Integrated Circuit Hardware DescripTIon Language,诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 。自IEEE-1076(简称87版)之后,各EDA公司相继推出自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本,简称93版。VHDL和Verilog作为IEEE的工业标准硬件描述语言,得到众多EDA公司支持,在电子工程领域,已成为事实上的通用硬件描述语言。 本文为大家分享用vhdl语言编写的9秒倒计时器程序。 VHDL语言优势 (1)与其他的硬件描述语言相比,VHDL具有更强的行为描述能力,从而决定了他成为系统设计领域最佳的硬件描述语言。强大的行为描述能力是避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统的重要保证。 (2)VHDL丰富的仿真语句和库函数,使得在任何大系统的设计
1
摘 要:为了有效防止机械式键盘按键抖动带来的数据错误,这里在Quartus Ⅱ开发环境下,采用VHDL 语言设计了一种能够将机械式4 ×4 矩阵键盘的按键值依次显示到8 个7 段数码管上的矩阵键盘及显示电路。仿真结果表明,所设计的矩阵键盘及显示电路成功地实现了按键防抖和按键数据的准确显示。以ACEX1K系列EP1K30QC208 芯片为硬件环境,验证了各项设计功能的正确性。   FPGA/ CPLD 在数字系统设计中的广泛应用,影响到了生产生活的各个方面。在FPGA/ CPLD 的设计开发中,V HDL 语言作为一种主流的硬件描述语言,具有设计效率高, 可靠性好, 易读易懂等诸多优点 。作为
1
蛇! FPGA游戏 带有Verilog的FPGA蛇游戏和带有VGA监视器的Altera DE2i-150电路板 目录 关于该项目 从同时在80个中心游戏中的蛇游戏和乒乓球游戏的想法出发,我使用FPGA板Altera DE2i-150板和Verilog语言编写该项目。 下一节将介绍项目的所有方面。 在这个项目中,我创建了乒乓球和蛇的混合体: 结果是: 控制蛇进食时间越长,越难控制当蛇的头部与自己的身体或边界碰撞时,您会迷路 项目要求 Altera DE2i-150板 VGA线和显示器 USB电缆将程序上传到板上 电路板电源线 Quartus II软件 设计图 从FPGA项目的设计来看,这是顶层模块,它从控制器,时钟和启动按钮获取输入,并与所有其他模块互连。 该模块实现游戏逻辑,并将输出提供给VGA监视器驱动电路。 控制输入 该模块负责控制主机的输入。 根据需要将4输出控制器连接到游戏,
2021-12-20 22:52:05 146.91MB VHDL
1
5 s定时单元的VHDL源程序     : window._bd_share_config = { "common": { "bdSnsKey": {}, "bdText": "", "bdMini": "
2021-12-20 22:28:49 173KB EDA中的5 s定时单元的VHDL源程序
1
基于FPGA的HDB3编译码器硬件实现、电子技术,开发板制作交流
1