包括功能文档,代码工程,modelsim仿真文件,简单明了,便于学习。
2021-04-06 09:56:08 1.28MB FPGA CPU verilog
1
8位cpu电路的设计,加减法 16*8的ROM设计与仿真
2021-04-01 21:17:53 895KB 8位 CPU
1
8位可控加减法电路设计 CLA182四位先行进位电路设计 4位快速加法器设计 16位快速加法器设计 32位快速加法器设计 5位无符号阵列乘法器设计 6位有符号补码阵列乘法器 乘法流水线设计 原码一位乘法器设计 补码一位乘法器设计 MIPS运算器设计
1
本课题首先对集成电路的发展进行概述,分析国内外CPU系统的现状和发展趋势。其次,理解RISC_CPU的基本概念,将其与一般的CPU进行了结构和性能上的比较,得出RISC_CPU不仅只是简化了指令系统,而且还通过简化指令系统使计算机的结构更加简单合理,从而提高了运算速度。最后,运用仿真设计软件ISE 10.1设计一个简化的RISC_CPU,并对其各模块及顶层模块的结构和功能进行综合仿真,最终利用FPGA实现一个RISC_CPU。
2021-03-11 23:01:13 2.18MB FPGA RISC_CPU
1
工作机制、波形分析,以及设计系统各部件的截图。是初学FPGA及VHDL设计的经典案例。
2021-03-11 17:04:37 161KB fpga
1
为满足当前工业应用下越来越多的分布式计算的需求,提出了一种在FPGA芯片中构建自定义指令集的CPU的方式,以此来使FPGA具有类似于单片机的处理指令的能力。并且,这种能力的前提是复用计算单元,因此资源消耗有限,不会随着计算量的增加而增大。在自定义指令集CPU的改进型架构中,使用了并行计算的结构,使得运算速度大幅提升。最后,结合实际应用案例,移植电流环计算中的FOC算法到自定义CPU中运算。并用ModelSim软件进行仿真,测试其计算时间仅需7.48 μs。
2021-03-06 17:50:04 53KB 自定义指令集
1
本文为作者本科获得优秀评分的毕业设计,内含工作机制、波形分析,以及设计系统各部件的截图。是初学FPGA及VHDL设计的经典案例。
2020-01-03 11:42:11 161KB FPGA 八位RISC CPU
1
计算机设计与实践大作业 cpu的设计 计算机设计与实践大作业 cpu的设计 计算机设计与实践大作业 cpu的设计
1
北航计算机组成课程设计 支持20条指令的流水线CPU的Verilog代码实现,内包含源代码和相应的测试文件
2020-01-03 11:17:35 31KB 流水线CPU
1
William Stallings的计算机结构中的CPU设计,体现微指令与微操作思想。可以实现四则运算,分支跳转,逻辑运算等常见功能。包含各个模块的VHDL文件,总元件图,实验报告(Chinglish...),波形仿真等。使用时请自行重新例化元件。
2019-12-26 03:19:01 349KB FPGA CPU VHDL
1