基于vhdl交通灯设计与实现说明书.pdf
2022-01-18 13:05:45 189KB 资料
基于vhdl交通灯课程设计说明书.pdf
2022-01-18 13:05:44 189KB 资料
基于vhdl信号发生器设计说明书.pdf
2022-01-18 13:05:44 147KB 资料
基于vhdl出租车计价器设计说明书.pdf
2022-01-18 13:05:43 214KB 资料
基于vhdl出租车计费器设计说明书.pdf
2022-01-18 13:05:42 272KB 资料
选题一 五人多数表决器 五人多数表决逻辑:多数通过;在主持人控制下,10秒内表决有效;用数码管显示表决10秒倒计时;表决结束后用发光二极管及数码管显示表决结果,数码管显示结果形式:通过,不通过;设主持人控制键,复位键:控制键:启动表决
2022-01-17 13:15:56 684KB VHDL课程设计
1
大二上的eda考查课的实验,额外实现了停车等待2分钟后收费1元/min。内含项目文件(实测可运行),代码,报告,视频和照片,不足之处在于时间略有偏差
2022-01-14 19:01:35 28.89MB EDA hnust 数字系统设计 VHDL
基于MIPS指令集的32位CPU设计与VHDL实现
2022-01-14 09:43:24 9.87MB 基于MIPS指令
1
1、能进行正常的时、分、秒计时,分别用6个七段数码管动态扫描显示时、分、秒。时时-分分-秒秒 2、利用按键开关快速调整时间(校准):时、分 3、通过按键开关设定闹铃时间,到了设定时间发出闹铃提示音,提示音长度为1分钟 4、通过按键开关设定倒计时的时间,通过开关启动/暂停倒计时,倒计时为0时发出提示音,提示音长度为1分钟 5、整点报时:在59分50、52、54、56、58秒时按500Hz频率报时,在59分60秒时用1KHz的频率作最后一声整点报时 6、其他功能自由发挥:秒表、多个闹钟、多个时区、功能选择控制等
2022-01-14 09:00:51 1.01MB vhdl quartus
1
计时器调节频率可加快计时,课后一作业。
2022-01-14 09:00:22 428KB quartus vhdl
1