用pwm输入捕获,捕获通用定时器产生的频率,也可以外接频率发生器。然后将测得频率显示到LCD显示屏
2021-04-13 09:03:29 369KB stm32频率计
1
STM32F103使用3个定时器内部协同触发, 实现1-50M高精度频率计
2021-04-10 12:02:26 183KB 频率计 定时器同步 STM32
1
基于EPM240的FPGA等精度频率计 CPLD测量外部0-300M频率信号, 通过串口发送出来
2021-04-10 12:02:25 337KB FPGA CPLD 频率计 Verilog
1
毕业设计基于FPGA等精度频率计(8051 IP核),包括VHDL代码和C语言代码,LCD1602显示频率、相位、脉宽,完全开源。
2021-04-10 10:49:47 14.93MB FPGA 等精度 频率计 8051
1
文中在FPGA芯片中嵌入MC8051 IP Core,作为控制核心,利用Verilog HDL语言进行编程,设计了以MC8051 IPCore为核心的控制模块、计数模块、锁存模块和LCD显示模块等模块电路,采用等精度测量法,实现了频率的自动测量,测量范围为0.1 Hz~50 MHz,测量误差小于0.01%。
2021-04-10 10:44:45 92KB FPGA verilog 频率计 文章
1
模拟电子技术,数电,课程设计 设计的方案选择与论证 方案论证 (1) 方案一 软硬件相结合的实现法,主要的部件有 AT89C51 单片机芯片、74HC164 驱动数码显示寄存器芯片、74LS48 位选芯片,放大电路,计数电路,LED 数码管和一些电容、电阻等组成。该方案可以测量多个通带的信号,通过同步门和功能切换部分电路对电路进行分时复用。用两个计数器实现时间计数和事件计数分开。在有必要的显示其他通道的测量结果的时候另一个通道的数据会被存在单片机里。并可以通过键盘进行相应的设置。 (2) 方案二 纯硬件实现法,主要的部件有双稳态触发器MC4583B 、计数/译码芯片CD4026 ,双级型双时基器NE556、双互补对称反相器CD4007 、集成稳压器7805、六位数码管和一些电容、电阻等组成。通过对输入信号隔直、放大、整形处理后输出适合计数器输入信号的要求,即满足 TTL 电平输入要求。通闸门信号产生电路输出信号来控制计数器的开始、停止、清零。最后通过六位共阴极数码管对计数器所计得的脉冲个数显示出来。
2021-04-08 08:48:33 379KB 频率计
1
在科研和装备的检测工作中经常需要产生一些频率固定或可变的信号,本设计由单片机、编码器、按键、显示器产生所需频率的信号,同时也可以测量输入信号频率。实际应用表明,本数字信号源电路简单、操作使用简便、性能稳定可靠,能够很好满足科研和实验的要求。
1
基于stm32f103c8t6,测量任意占空比的pwm的频率,当待测pwm足够标准时,10k之内精度100%
2021-04-07 16:28:34 309KB stm32f103c8t6 PWM 方波 频率计
1
以单片机AT89C52单片机为核心,设计制作了一种数字频率计,它由放大整形电路、分频电路、多路选择器、单片机、显示电路等组成,应用单片机中的定时/计数器和中断系统等完成频率的测量。频率计可测量1Hz~10MHz的频率范围,可以实现量程自动切换,通过四位数码管显示频率值,再用不同的LED发光二极管显示频率量程。提供源程序代码、硬件原理图、Proteus仿真图、PCB版图方便制作,并附有成品实物的照片。
2021-04-06 11:29:25 4.24MB 数字频率计 AT89C52 四位数码管
1
这是一份很完整的电路设计,内含课程设计报告,电路设计图、元器件清单以及实验成功后的照片。个人原创,并实验成功~~~
1