VHDL TFT LCD屏控制器 MCU程序.zipVHDL TFT LCD屏控制器 MCU程序.zipVHDL TFT LCD屏控制器 MCU程序.zipVHDL TFT LCD屏控制器 MCU程序.zip
2022-04-06 02:35:56 1.4MB mcu fpga开发 stm32 嵌入式硬件
正弦信号发生器的结构由4部分组成:数据计数器或地址发生器、波形数据ROM、D/A和滤波电路。性能良好的正弦信号发生器的设计要求此4部分具有高速性能,且数据 ROM在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获取最方便。 数据计数器或地址发生器产生控制ROM波形数据表的地址,输出信号的频率由ROM地址的变化速率决定,变化越快,输出频率越高。 波形数据表ROM用于存放波形数据,可以存放正弦波、三角波或者其他波形数据。 D/A转换器将ROM 输出的数据转换成模拟信号,经过滤波电路后输出。
2022-04-06 01:42:28 1.29MB vhdl
1
包含功能:倒计时,校时,正常时间显示,整点报时,闹钟。除可直接运行的工程文件外,还有波形图模块解释。
2022-04-06 01:27:08 1.3MB 课设 VHDL 硬件编程 Quartus
摘 要 本课程设计主要采用EDA技术设计一个简易的八音符电子琴,它可通过按键输入来控制音响从而演奏出已存入的乐曲。在课程设计中,系统开发平台为Windows XP,程序设计采用VHDL语言,程序运行平台为MAX+plusⅡ。然后编写程序实现电子琴的各项功能,使不同的音阶对应不同频率的正弦波,按下不同的键时发出对应频率的声音。程序通过调试运行,时序仿真,电路功能验证,顺利地实现了设计目标。 关键词 电子琴;EDA;VHDL;音阶;频率
2022-04-06 00:42:03 122KB fpga开发
vhdl硬件设计语言 四输入表决器电路 二位二进制乘法器电路 一位二进制全减器等源代码及仿真波形 MAX plus II 仿真波形
1
硬件:FPGA Nexys4-DDR 包含工程,源代码(有注释),约束文件,仿真文件。 vivado 2017.4
2022-04-04 22:43:53 60.13MB VHDL FPGA
1
fpga硬件描述语言vhdl的入门语法,每一个环节都讲解详细,附带上了示例,使用格式,还有每个词的硬件含义,比较适合初学者进行系统的了解vhdl语言,帮助他们进行fpga的开发
2022-04-01 09:36:16 1.88MB fpga
1
1.波特率可以灵活更改,默认115200Baud; 2.校验模式可以灵活更改,包括无校验、奇校验和偶校验,默认无校验; 3.代码注释详细,同时含有testbench仿真文件,用于测试闭环条件下的收发工作情况; 4.已经工作于实际工程应用中。
2022-03-31 21:49:56 73.25MB uart vhdl fpga 串口通信
1
Moore状态机和Mealy状态机 Moore状态机的输出只与当前状态有关 次态 逻辑 状 态 寄存器 输出 逻辑 输入 次态 现态 输出 时钟 复位
2022-03-30 22:21:09 802KB VHDL 有限状态机
1
由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言 VerilogHDL 或VHDL 和FPGA(Field Programmable Gate Array——现场可编程门阵列)进 行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果[1,2]。 文献[3] 以生成矩阵G=[101,111]的(2,1,3)卷积码为例,介绍了卷积码编码器的原理 和VerilogHDL 语言的描述方式;文献[4] 采用VerilogHDL 语言,对(2,1,7)卷积码的Viterbi 硬判决译码进行了FPGA 设计。本文基于卷积码编/译码的基本原理,使用VHDL 语言和 FPGA 芯片设计并实现了(2,1,3)卷积码编码器及其相应的Viterbi 译码器,通过仿真验
2022-03-30 14:36:42 221KB 卷积码编码器的原理
1