应用于GSM的快速锁定全数字锁相环设计,秦鹏,金晶,本文提出了一种应用于GSM(全球移动通讯系统)的快速锁定全数字锁相环。针对快速锁定的要求,本文提出了将频率控制字预检测技术与
2021-03-01 12:09:59 500KB 电子技术
1
附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL 附件是数字PLL的MATLAB仿真源码,可以仿真BPSK、QPSK的DPLL
2021-02-09 19:03:35 1KB DPLL
1
基于MATLAB/Simulink的带SFT鉴相器的高性能单相锁相环
三相整流器锁相环软件仿真,基于plecs软件,可以设计使用
2021-02-06 14:03:21 129KB 软件开发
1
包含《锁相环讲解及simulink仿真》一文中用到的参考文献及simulink工程文件。可以直接仿真使用,可以先阅读一下对应的博客文章在考虑下载。博客链接https://blog.csdn.net/qq_38496973/article/details/107806242
2021-02-05 13:06:06 12.79MB simulink 锁相 锁相环 电荷泵
1
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。  压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO输
1
用FPGA实现数字锁相环.7z
2021-02-03 14:00:50 92KB 用FPGA实现数字锁相环.7z、
1
传统的早迟积分型码元同步方法,基于锁相环原理,通过比较早迟积分值获取检相误差,进而调整采样时钟,其环路设计比较复杂。本文提出了一种基于滑动积分的码元同步方法,该方法针对码元采样值在一个码元周期内获取连续的滑动积分值序列,通过比较早迟积分值调整最佳积分值位置,进而获取最佳积分值。该方法不需要设计复杂的时钟调整电路,设计简单,易于数字化实现。
1
本资源用C语言,结合BPSK和costas环,costas环的功能很全,包括鉴相器,环路滤波器,同相/正交支路,振荡器反馈支路,基本上10000个采样点数据内可以把频偏纠正到1Hz,对于低SNR也适用
2021-01-02 14:23:06 857KB C语言实现 costas/bpsk 锁相环
1
锁相环解调FM信号-fm.mdl 这是我做的锁相环解调FM信号。分享一下
2020-11-23 22:22:32 35KB matlab
1