数字电路实验的仿真原理图,该仿真包含了如何用数字芯片实现计数、校时、以及信号发生的功能,并且,在我的博客中对该数字钟进行了详细的讲解,介绍。
2019-12-21 20:56:15 25KB it
1
数字钟代码 CCS 万年历功能,通过液晶屏当前的日期 可通过按键修改时间、日期 使用 SW 拨码开关 切换 12 \24 时制 ,在 12 小时制当中显示 AM \PM 。
2019-12-21 20:55:55 100KB MSP430
1
利用数字电子计数知识设计并制作的数字电子钟(含multisim仿真),该数字钟具有显示星期、24小时制时间、闹铃、整点报时、时间校准功能
2019-12-21 20:55:41 53.77MB multisim仿真 数字钟 焊接实物演示
1
Verilog数字钟(自动计时+手动校时+倒计时+闹钟+整点报时+LCD显示)附完整源代码、详细注释和word报告。用cyclone Ⅱ实现。
2019-12-21 20:54:42 2.12MB Verilog 数字钟 自动计时 手动校时
1
自己原创的数字逻辑课设,用纯硬件实现的数字钟(万年历),能够判断闰年、平年以及月大、月小,有调时和整点报时功能
2019-12-21 20:53:45 46KB 数字逻辑
1
基于74LS161的数字钟电路,可调时分秒, 如果要更精确的计时,请使用分频电路
2019-12-21 20:35:49 327KB 数字钟 74LS161
1
一个基于verilog的数字钟程序,用xilinx的basys2开发板
2019-12-21 20:31:25 27.37MB verilog 数字钟 basys2
1
整点报时 利用组合逻辑电路设计 EWB仿真 计时芯片采用74LS90,具有整点报时 校时和闹钟功能
2019-12-21 20:26:29 11KB 数字钟
1
以下几个功能: (1)能进行正常的时、分、秒计时功能; (2)分别由六个数码管显示时、分、秒的计时; (3)系统有时钟保持功能; (4)系统有时钟清零功能; (5)系统能够进行快速较分校时; (6) 时钟具有整点报时功能(时钟从59′53″开始报时,在59′53″、 59′55″和59′57″、时报时频率为500Hz,59′59″时报时频率为1KHz)。
2019-12-21 20:19:32 260KB 数字钟
1
基于quartus 的数字钟设计,方便我们了解如何使用quartus
2019-12-21 20:16:59 820KB quartus 数字钟设计
1