CAM(Content Addressable Memory,内容可寻址存储器)是一种特殊的存储阵列。它通过将输入数据与CAM中存储的所有数据项同时进行比较,迅速判断出输入数据是否与CAM中的存储数据项相匹配,并给出匹配数据项的对应地址和匹配信息。CAM以其高速查找、大容量等特点而被广泛地应用于电讯、网络等领域。   本文介绍一种用Verilog HDL设计CAM的方案。该方案以移位寄存器为核心,具有可重新置改变字长、易于扩展、匹配查找速度快等特点。   1 CAM功能描述   CAM的基本框图如图1所示。  与RAM相似,CAM是将数据项存储在一个阵列中。每个数据项的位数叫做字
1
Peter Alfke所写的文章,里面详细分析介绍了异步FIFO的设计,英语原版资料
2022-12-14 11:31:04 198KB 异步FIFO设计 verilog
1
我几年前做的多层感知器的Verilog实现(源代码注释为西班牙语)
2022-12-13 15:48:34 31KB Verilog
1
nc verilog users' guide
2022-12-13 09:50:17 784KB ncverilog verilog
1
IEEE Std 1800-2005(System Verilog)
2022-12-12 17:00:18 6.31MB SystemVerilog IEEE_Std_1800-2005
1
关于Verilog代码中命名的六大黄金规则,包括:系统级信号的命名、低电平有效的信号、经过锁存器锁存后的信号、模块的命名、模块之间的接口信号的命名、模块内部信号
2022-12-12 15:31:21 15KB Verilog 信号命名
1
一个美女找给我的O(∩_∩)O~,稍微看过了,还不错,提高编写Verilog代码水准
2022-12-12 15:25:55 492KB verilog
1
镁光 micron_lpddr5_verilog_Y52P_Rev2022_03_01_j_MICRON_CONFIDENTIAL_ENCRYPTED
2022-12-12 14:02:15 3.55MB DDR
1
verilog语言编写sdram控制器
2022-12-09 14:23:17 13KB fpga
1
USB2.0控制器CY7C68013与FPGA接口的VerilogHDL实现
2022-12-09 13:32:28 358KB USB2.0 CY7C68013 FPGA Verilog
1