SAS Storage Architecture - Mike Jackson Revision: 1.1 146 Page
2021-07-21 16:00:57 5.11MB SAS Storage Architecture
1
ARMv7-M Architecture Reference Manual.pdf
2021-07-21 14:26:22 4.6MB ARMv7-M Architecture
1
clean architecture patterns practices principles. PPT 和源码分享。
2021-07-19 11:09:21 5.28MB clean 整洁架构 架构 设计
1
Complete Digital Design - A Comprehensive Guide to Digital Electronics and Computer System Architecture PART 1 Digital Fundamentals Chapter 1 Digital Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3 1.1 Boolean Logic / 3 1.2 Boolean Manipulation / 7 1.3 The Karnaugh map / 8 1.4 Binary and Hexadecimal Numbering / 10 1.5 Binary Addition / 14 1.6 Subtraction and Negative Numbers / 15 1.7 Multiplication and Division / 17 1.8 Flip-Flops and Latches / 18 1.9 Synchronous Logic / 21 1.10 Synchronous Timing Analysis / 23 1.11 Clock Skew / 25 1.12 Clock Jitter / 27 1.13 Derived Logical Building Blocks / 28 Chapter 2 Integrated Circuits and the 7400 Logic Families. . . . . . . . . . . . . . . . . . . . .33 2.1 The Integrated Circuit / 33 2.2 IC Packaging / 38 2.3 The 7400-Series Discrete Logic Family / 41 2.4 Applying the 7400 Family to Logic Design / 43 2.5 Synchronous Logic Design with the 7400 Family / 45 2.6 Common Variants of the 7400 Family / 50 2.7 Interpreting a Digital IC Data Sheet / 51 Chapter 3 Basic Computer Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .55 3.1 The Digital Computer / 56 3.2 Microprocessor Internals / 58 3.3 Subroutines and the Stack / 60 3.4 Reset and Interrupts / 62 3.5 Implementation of an Eight-Bit Computer / 63 3.6 Address Banking / 67 3.7 Direct Memory Access / 68 3.8 Extending the Microprocessor Bus / 70 3.9 Assembly Language and Addressing Modes / 72 Chapter 4 Memory. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77 4.1 Memory Classifications / 77 4.2 EPROM / 79 4.3 Flash Memory / 81 4.4 EEPROM / 85 4.5 Asynchronous SRAM / 86 4.6 Asynchronous DRAM / 88 4.7 Multiport Memory / 92 4.8 The FIFO / 94 Chapter 5 Serial Communications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .97 5.1 Serial vs. Parallel Communication / 98 5.2 The UART / 99 5.3 ASCII Data Rep
2021-07-16 18:08:43 6MB electric
1
2018年最新的两位计算机图灵奖获得者共同编写的一本书。这本书指出了目前计算机体系架构尚存的可以研究方向,值得新一代研究学者好好学习。
2021-07-15 15:53:47 4.32MB Computer-arc Berkeley Stanford
1
Embedded Computing A VLIW Approach to Architecture Compilers and Tools (2005).rar
2021-07-15 09:12:27 4.01MB Embedded Computing A VLIW
1
持续集成状态 分支 GCC 5.4和8.0 Visual Studio 2015 Xcode 7.3和11.6 Visual Studio 2017 铛3.5和6.0 Visual Studio 2019 MinGW-w64 掌握 发展 C ++微服务 介绍 C ++微服务项目是用于构建模块化和动态面向服务的应用程序的组件的集合。 它基于 ,但经过定制以支持本机跨平台解决方案。 正确使用C ++ Micro Services模式和概念会导致系统具有以下一个或多个属性: 重用软件组件 服务提供商和消费者之间的松耦合 基于面向服务的设计,关注点分离 基于服务接口的干净API 可扩展和可重新配置的系统 要求 没有,除了最近的足够的C ++编译器。 包括所有第三方库依赖关系,并且大多数用于实现详细信息。 支持平台 该库利用C ++ 14语言和库功能,并可以在许多不同的平台上进
1
Stream Processor Architecture
2021-07-14 09:37:22 982KB Stream Processor
1
7z压缩版本,降低阅读书籍所需要的积分门槛,游戏引擎开发第三版高清版,游戏引擎架构第三版英文版pdf
2021-07-13 23:14:59 21.19MB 3rd 引擎架构 Architecture
1
J0246+Ecological+Architecture
2021-07-13 09:02:33 63.79MB J0246+Ecological