数字逻辑电路的ASIC设计,日本小林芳直,实现高速高可靠性数字系统设计技巧,科学出版社。
2021-11-24 13:02:29 15.06MB 技术书
1
本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线方法,解决了clock tree 的生成问题。由于版图后 仿真与综合后仿真在操作上没什幺区别,这里没讲。
2021-09-13 10:33:30 4.05MB asic ic
1
数字集成电路与系统设计(ASIC设计)——电子科技大学,共28章,非常完整,希望可以帮助本科生&研究生进行学习~
1
工程学习文档,很实用,很好的资料,不是本人资料,但是阅读了3遍,结合实际项目很有帮助!
2021-08-12 17:07:06 9.23MB FPGA 学习
1
本资源为part2. Part1请在本人上传资源中下载。本资料对于学习verilog HDL和ASIC设计具有非常重要的参考价值。
2021-07-05 21:15:19 36.88MB Verilog HDL ASIC设计 逻辑
1
本资料的权威性不必多说,非常经典,想了解的可以百度一下。另外本资料因为总文件太大,拆分成两个压缩文件Part1, Part2. 需要将两个分别下载后才能完整的解压缩。两部分都已上传。
2021-07-05 19:10:03 40MB Verilog HDL 逻辑 数字ASIC
1
随着集成电路制造工艺的快速发展,系统芯片(SOC)及其功能ASIC模块的研究越来越引起关注.基于ASIC设计流程,讨论了当前ASIC设计中逻辑综合、易测性、低功耗等一些典型问题,并以工艺独立阶段和工艺映射阶段中ASIC综合需要解决的问题为研究重点,结合实例分析了其中的关键环节,以期作为高性能ASIC设计优化、可测性设计、设计验证等方向分析研究的前期工作.
2021-05-30 14:04:02 821KB 自然科学 论文
1
gaisler公司公布的最新LEON开源代码
2021-04-08 12:01:00 39.68MB leon SPARCV8
1
ASIC是Application Specific Integrated Circuit的英文缩写,在集成电路界被认为是一种为专门目的而设计的集成电路。
2019-12-21 22:11:39 4.56MB ASIC
1
不好意思呀,上次发的资源有问题,在其他机子上好像打不开,这次发的都是Pdf格式的,郑重向大家道歉。还有,大家需要什么书,不限哪一方面的,可以发我邮箱。我邮箱:weiwenhui91@163.com
2019-12-21 22:10:30 18.57MB CPLD FPGA
1