本资源是基于单片机的数字化语音存储与回放系统设计,有完整的设计原理说明及代码。
1
基于STM32的数字化语音存储与回放系统毕业设计论文代码资料!这是本人找的一些资料,准备毕业设计的!
2021-08-23 22:10:46 20.45MB 毕设
1
基于stm32f407的数字化语音存储与回放系统,GPIO操作,ADC,DAC,DMA,定时器,按键控制,Flash存储等。
2021-08-01 16:35:11 7.57MB STM32 语音存储与回放
1
以STM32F407ZGT6为核心,由拾音器、放大器、有源滤波电路模块、音频功率放大器、喇叭等模块组成。语音声波信号经STM32ADC存储到FLASH中,再通过DAC输出。
2021-07-17 08:14:31 12.05MB STM32F4
1
51单片机语音存储与回放系统.pdf
2021-07-12 21:04:14 81KB 单片机 硬件开发 硬件程序 参考文献
1 设计要求   设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图   (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;   (2)带通滤波器:通带为300Hz~3.4kHz;   (3)ADC:采样频率fs=8kHz,字长=8位;   (4)语音存储时间≥10s;   (5)DAC:变换频率fc=8kHz,字长=8位;   (6)回放语音质量良好。   不能使用单片语音专用芯片实现本系统。   2 数字化语音存储与回放系统硬件电路   2.1 放大器1即音频信号放大电路   音频信号放大电路如
1
1 设计要求   设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图   (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;   (2)带通滤波器:通带为300Hz~3.4kHz;   (3)ADC:采样频率fs=8kHz,字长=8位;   (4)语音存储时间≥10s;   (5)DAC:变换频率fc=8kHz,字长=8位;   (6)回放语音质量良好。   不能使用单片语音专用芯片实现本系统。   2 数字化语音存储与回放系统硬件电路   2.1 放大器1即音频信号放大电路   音频信号放大电路如
1
1引言      随着数字信号处理器、超大规模集成电路的高速发展,语音记录技术已从模拟录音阶段过渡到数字录音阶段。在数字化录音技术中,压缩后的语音数据有些存储在硬盘中,有些存储在带有掉电保护功能的RAM或FLASH存储器中。笔者介绍的语音存储与回放系统,未使用专用的语音处理芯片,不需要扩展接口电路,只利用FPGA作为核心控制器,就能完成语音信号的数字化处理,即实现语音的存储与回放。      2系统总体结构      数字化语音存储与回放系统的基本工作原理是将模拟语音信号通过模数转换器(A/D)转换成数字信号,再通过控制器控制存储在存储器中;回放时,由FPGA控制将数据从存储器中读出,然后通过
1
基于51单片机语音存储与回放系统 语音芯片 有录音 停止 回放功能
2021-03-26 16:05:59 697KB 51单片机 ISD2560
1
基于stm32f407的数字化语音存储与回放系统,其中使用到了DMA,flash。
2019-12-21 20:56:38 6.18MB stm32 DMA
1