MT2523设计的原理图+PCB+生产文件+设计指导+大量技术资料.rar
2022-06-29 14:02:09 30.82MB MT2523设计的原理图+PCB
嗨朋友们,如果您想获得完整型号,请联系我的电子邮件,我还将开发具有相同型号的 ML 逆变器并网系统。 欲了解更多信息,请填写以下链接中的详细信息。 https://forms.gle/qv2SKKb81ygPuceL8 Engineeringmasterstheses@gmail.com
2022-03-05 16:43:46 29KB matlab
1
数控多波形信号发生器设计multisim14仿真源码文件+设计文档资料 利用已学的模拟电子技术和数字电子技术知识,采用分立元件设计一个数字控制的多波形(正弦波、方波、三角波)低频信号发生电路,通过软件仿真后进行实物制作,并最终封装成为作品。 基本部分 ①电源:220V,50Hz; ②输出波形:正弦波、方波、三角波; ③输出频率:1KHz; ④输出电压范围:峰峰值Vopp>10V; ⑤方波占空比调节范围:30%~70%; ⑥三角波上升和下降的时间比调节范围:30%~70%; ⑦三种波形数控输出,且输出波形无明显失真。 ⑧在负载电阻上的电压峰峰值Vopp>5V;
军用产品研制技术文件编写范例 范例2 设计定型申请 12P 4.6M.pdf
2021-11-05 12:11:04 4.63MB 技术文件 设计定型
1
设计并制作一个8×8的LED点阵驱动电路。电路原理如图2.5所示,其中列存储器用于存储显示信息,行译码器用于选择当前显示行、通过动态扫描方式显示字符或图案。具体要求如下: (1)能够显示数字(09)或字符(AZ或az),显示数量不少于8个;(2)能够自动循环显示数字或者字符。 ★发挥部分:(1)用64个二极管搭建8×8的LED点阵。 (2)显示数字或者字符能够循环向左或者向右移动。 说明:应用中、小规模数字器件或者基于CPLD开发板设计。 参考元器件:74HC161、74HC138,AT28C16,NE555,74HC240/244,74HC573/574
2021-10-02 16:04:00 61.38MB LED点阵驱动 仿真电路 proteus
本设计分享的是基于IS31FL3731 PWM控制16X9动态扫描LED矩阵驱动器DIY制作,并附上原理图/PCB源文件/设计说明等。该I2C LED驱动器芯片可以对16x9网格中的每个LED进行PWM控制, 从而可以获得美丽的LED照明效果,而无需大量引脚。只需告诉芯片您要点亮的网格上的哪个LED,以及所有照明的亮度。IS31FL3731 PWM控制16X9 LED矩阵驱动器实物效果图: IS31FL3731是一个不错的小芯片 - 它可以使用2.7-5.5V的电源和逻辑,因此它可以灵活地与任何微控制器一起使用。您可以设置地址,最多4个矩阵可以共享I2C总线。内部有足够的RAM用于8个独立的显示内存帧,因此您可以设置多个动画帧,并将其翻转以通过单个命令显示。这款芯片非常适合制作小型LED显示屏,我们甚至设计出了与红,黄,绿,蓝,白两种现成LED网格匹配的电路板,非常适合DIY制作,只需按照IS31FL3731数据表中的LED网格原理图。IS31FL3731 PWM控制16X9 LED矩阵驱动器电路 PCB截图: LED网格
2021-09-18 09:29:20 4.93MB pwm控制 is31fl3731 电路方案
1
QI无线充电方案GPMQ8005评估板CADENCE设计原理图+ PADS设计PCB文件+设计调试文档资料,硬件2层板设计,大小为62*50mm, 可以做为你的学习设计参考。 QY-8005A评估板CADENCE设计原理图+ PADS设计PCB文件.zip 5V 方案亮灯方式.txt Generalplus QI 5V TX Demo Test List V1.0.17_20190806_102645.xls Generalplus 无线充电5V方案 PCB Layout Guide V1.1.pdf Generalplus 无线充电5V方案调试说明 V1.1.pdf GPMQ8005A GPMQ80XXA_Spec _V03.pdf GPMQ8101A WPRX Module_DS_V01.pdf QI无线充电标准中文版.doc QY-8005A
AD9851扫描仪FPGA设计方案Verilog逻辑源码Quartus工程文件+设计说明文档资料 硬件需求: 1、 AD9851模块。 2、 扩展板2号一个。 3、 可以插AD9851模块和块展板2号的FPGA核心板一个。 设计规格: 4、 可以选择扫频输出,固定频率输出。 5、 固定频率输出要求输入频率固定。 6、 扫频输出要求输入扫频范围、频率步进值。 7、 固定频率最大输出为40Mhz,步进为100KHZ,要求频率输入位宽为12bit,最大输入为0Xfff,代表40Mhz。 8、 扫描时间要求<=2S。 AD9851特性: 1、 2、 相位通过W0的高5bit控制,精度为360/32=11.25度。 3、 频率通过频率控制字控制,32bit数值。 100Khz 控制字为 0.1Mhz*2的32次方/180Mhz = 2,386,092(16进制 24 68AC) 1Mhz 控制字为 1Mhz*2的32次方/180Mhz =23,860,929(16进制16C 16C1) 40Mhz 控制字为 40Mhz*2的32次方/180Mhz = 954,437,176(16进制 38E3 8E38) 4、 AD9851复位时序: module FREQ_SCAN ( //input input sys_clk , input sys_rst_n , input [3:0] key_row , output wire [3:0] key_col , input scan_mod , // use switch 0 , 0 is input freq, 1 is scan freq input scan_freq_step_set , // use switch 1 , 1 is set freq step input scan_freq_bound_set , // use switch 1 , 1 is set scan freq input scan_freq_bound_sel , // use switch 2 , 0 is min freq, 1 is max freq input key_is_done , // use key is ok, 0 is active input key_rst_req , // use key clear, 0 is active //output output reg ad9851_w_clk , output reg ad9851_fq_up , output reg ad9851_reset , output reg [7:0] ad9851_data ); //reg define reg [25:0] clk_cnt ; reg key_is_done_dly1 ; reg scan_freq_step_set_dly1 ; reg scan_freq_bound_set_dly1 ; reg scan_freq_bound_sel_dly1 ; reg [7:0] reset_cnt0 ; reg [7:0] write_cnt ; reg [31:0] key_input_lock ; reg [31:0] ctrl_word ; reg [31:0] scan_freq_ctrl_word ; reg [31:0] scan_freq_mi
AEC - Q104 CDC Template Certificate of Design, Construction and Qualification(CDC 模板设计、实施和资格证书)。
2021-07-14 18:02:00 147KB AEC-Q104 CDC 模板 证书
利用verilog实现十进制可逆计数器设计,该设计通过混合层次化文件设计形式,内附程序代码,可直接运行
2021-05-25 16:22:49 15KB verilog quartus 计数器
1