1.设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2.由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3.可手动校正时、分时间和日期值。
2019-12-21 20:49:01 172KB 数字系统课设
1
FPGA开发实践操作,包括最基本的quartus II安装和破解,以及相应的代码
2019-12-21 20:35:30 45.74MB 芯航线
1
基于Verilog HDL的数字系统应用设计,西安电子科技大学出版社。非影印版。
2019-12-21 20:22:35 18.66MB VerilogHDL
1
《verilog-数字系统设计课程》(第三版)-夏宇闻习题答案
2019-12-21 20:16:48 7.13MB Verilog答案
1
基本逻辑门实验 简单组合逻辑电路设计、组装与调测试 三态门特性研究与典型应用 中规模集成电路功能测试及应用 加法器设计与实现 触发器 移位寄存器及其应用 时序电路分析 集成计数器及应用 四相时钟分配器设计
1
高等学校电子信息类专业系列教材 EDA原理及Verilog HDL实现 从晶体管、门电路到Xilinx Vivado的数字系统设计
2019-12-21 20:10:07 87.16MB Verilog Xilinx Vivado
1
《Verilog数字系统设计教程[夏宇闻]第四版》PPT课件最新版
2019-12-21 20:10:05 14.35MB verilo fpga 数字系统
1
1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3、可手动校正时、分时间和日期值。
1
1. 八位二进制加数与被加数输入 2. 三位数码管显示 3. 三位十进制加数与被加数的输入
1
基于Quartus II的FPGA/CPLD数字系统设计实例 中图法分类号: TP332.1/684 周润景, 图雅, 张丽敏编著 电子工业出版社 第1章 Altera Quartus II开发流程 1.1 Quartus II软件综述 1.2 设计输入 1.3 约束输入 1.4 综合 1.5 布局布线 1.6 仿真 1.7 编程与配置 第2章 Altera Quartus II的使用 2.1 原理图和图表模块编辑 2.2 文本编辑 2.3 混合编辑(自底向上) 2.4 混合编辑(自顶向下) 第3章 门电路设计范例 3.1 与非门电路 3.2 或非门电路 3.3 异或门电路 3.4 三态门电路 3.5 单向总线缓冲器 3.6 双向总线缓冲器 第4章 组合逻辑电路设计范例 4.1 编码器 4.2 译码器 4.3 数据选择器 4.4 数据分配器 4.5 数值比较器 4.6 加法器 4.7 减法器 第5章 触发器设计范例 第6章 时序逻辑电路设计范例 第7章 存储器设计范例 第8章 数字系统设计范例 第9章 可参数化宏模块及IP核的使用 第10章 DSP Builder设计范例 第11章 基于FPGA的射频热疗系统的设计 第12章 基于FPGA的直流电动机伺服系统的设计 附录A 可编程数字开发系统简介 参考文献
2019-12-21 20:05:48 12.76MB Quartus FPGA 设计实例
1