STM32 频率计 1HZ至高频
2021-11-04 11:01:18 1.21MB 1HZ至高频 STM32 频率计
1
stm32频率计源码stm32频率计源码stm32频率计源码stm32频率计源码stm32频率计源码stm32频率计源码
2021-11-04 10:59:06 9.17MB stm32
1
基于FPGA的频率计设计 QuartusII verilog程序
2021-11-03 20:50:12 288KB verilog
1
他是在99999999计数器的基础上做出来的频率计,它的功能是测量频率
2021-11-03 20:38:52 459KB Verilog
1
原理图+程序+文档,仿真无懈可击!希望感兴趣的同学顶起!!!!!
2021-11-02 15:20:46 57KB 频率计
1
本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。
2021-10-31 22:19:00 526KB VHDL语言 数字频率计 设计 文章
1
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之后,必须有一清零信号RST_CNT对计数器进行清零,为下1秒钟的计数操作作准备。
2021-10-31 15:42:57 37KB 频率 锁存器 同步控制
1
高精度的lcd显示 频率计, keil打开 原子例程改变,有详细注射
2021-10-30 20:05:27 1.12MB 代码
1
适用于EDA方面的课程设计,做的比较差,有什么不明白的提问,希望对你有用
2021-10-29 22:33:33 501KB eda 十进制
1
以成功调试的FPGA等精度频率计,开发板资源有限,只能调试出一位小数点,只要板子的资源够,直接扩大位数即可精确到多位小数
2021-10-29 20:26:31 20.69MB FPGA 频率计 等精度
1