基于FPGA的74HC595驱动数码管动态显示--Verilog实现.由FPGA控制74HC595驱动数码管其实主要是抓住74HC595的控制时序,进而输出所需控制显示的内容,由同步状态机实现.
2021-05-04 19:44:48 214KB FPGA 74HC595 驱动数码管 动态显示
1
verilog实现最大公约数,rtl级,包括测试模块
2021-04-29 23:16:57 7KB verilog gcd 最大公约数 rtl
1
这是用verilog实现交通灯的常规功能
2021-04-29 15:51:27 84KB verilog 交通灯
1
verilog实现数字钟,12/24小时转换,闹钟等功能
2021-04-29 01:40:59 3.32MB verilog
1
资源包括SHA256的设计文档和testbench,设计采用了四级流水线和超前一周期移位计算,实现了512bit数据块的加密。
2021-04-28 20:21:02 6KB SHA256 Verilog 四级流水 加密算法
1
基于cyclone系列,通过verilog语言实现BCH编码。BCH码是一种常用的线性分组码,这种编码方式能够检验并纠正1~3葛错误,具有较高的编码效率
2021-04-27 16:27:48 959B BCH码 VERILOG FPGA
1
SPI协议的Verilog_实现,SPI接口在CPLD或FPGA中的代码实现。
2021-04-25 19:31:06 308KB Verilog
1
给出了一种奇数分频电路设计方法,采用verilog HDL描述。修改代码中参数可以进行任意奇数分频,包含了设计文档和源代码。
2021-04-25 10:18:33 94KB 任意分频电路 verilog HDL
1
一、 实验目的与要求: 用verilog语言编写出一个除法器的代码,并在modelsim中进行功能仿真,认真的完成实验报告。 二、 实验设备(环境)及要求: 在modelsim环境下编写代码与测试程序,并仿真; 在synplify pro下编译,设置硬件并综合。 三、 实验内容及步骤: 1、 选择除法器的算法,本实验开始采用的是减法实现除法器的例子(比如十进制中的a/b,可先比较a与b的大小,如果a>b,则商加1,a<=a-b,再进行比较大小,直到a<b,商不变,余数为a); 2、 选择好算法,进行verilog语言编程,再写好testbench并进行编译与功能仿真; 3、 在中进行初步综合; 4、 完成实验报告;
2021-04-25 10:03:34 176KB verilog 除法器 两种 代码
1
LCD1602的FPGA_verilog实现,lcd1602的fpga驱动实现方式,配合独立按键刷新显示内容
2021-04-24 22:25:18 654KB LCD1602
1