异步复位触发器,同步复位触发器,D触发器,jk触发器
2021-11-05 09:43:34 2KB 触发器 verilog D触发器 jk触发器
1
触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器触发器
2021-11-02 17:10:05 246KB 数据库
1
解密指定存储过程 exec sp_decrypt '存储过程名'
2021-11-01 22:42:36 27KB 存储过程 解密
1
oracle触发器的一些知识点,对于初学者和高手都有必要收藏
2021-11-01 09:43:38 367KB oracle 数据库 触发器
1
(2)同步脉冲触发器 同步脉冲触发器用于触发三相全控整流桥的6个晶闸管,同步6脉冲触发器可以给出双脉冲, 双脉冲间隔为60°,触发器输出的1~6号脉冲依次送给三相全控整流桥对应编号的6个晶闸管. 同步脉冲触发器包括同步电源和六脉冲触发器两个部分 alpha_deg:此端子为脉冲触发角控制信号输入; AB, BC, CA:三相电源的三相线电压输入即Vab, Vbc, and Vca; Block:触发器控制端,输入为“0”时开放触发器, 输入大于零时封锁触发器; Pulses:6脉冲输出信号。 alpha_deg为30度时双6脉冲同步触发器的输入输出信号
2021-10-31 21:53:33 1.08MB MATLAB
1
FPGA各时序电路程序。包含各种存储器、触发器、寄存器、计数器等
1
三种D触发器的Verilog程序(Quartus II工程已经建立好,可以直接用) 带同步清0、同步置1 的D 触发器;带异步清0、异步置1 的D 触发器;带异步清0、异步置1 的JK 触发器
2021-10-30 03:47:18 519KB Verilog D触发器 Quartus II
1
带同步复位的D触发器 primitive U_ff_p_cl( q, d, clk, cl); input d, clk, cl; output q; reg q; table // d clk cl :q :q+ 1 1 r 1 :? : 1; // clock 1 0 r ? :? : 0; // clock 0 ? r 0 :? : 0; // reset ? p 0 :0 : -; // reducing pessimism 1 p 1 :1 : -; 0 p ? :0 : -; ? n ? :? : -; // ignore falling clk * ? ? :? : -; // ignore changes on d ? ? * :? : -; // ignore changes on clk endtable endprimitive
2021-10-27 23:21:01 660KB Verilog
1
它是一个使用 T 触发器的二进制计数器。 添加掩码以使电路清晰。 T 触发器是使用 Xor 和 D 触发器制作的,因为 T 触发器在 Simulink 中不可用。
2021-10-26 17:55:52 17KB matlab
1