基于FPGA-VERILOG语言的DS18B20温度检测,电脑串口可控制:开关数码管、开关温度转换、设置温度报警范围、开关温度报警、上传当前测量的温度值(转换前与转换后),另外不用串口控制也可以用六位数码管直接显示当前温度值
2019-12-21 20:39:18 16.05MB FPGA Verilog DS18B20 uart
1
Verilog语言生成正弦波Verilog语言生成正弦波Verilog语言生成正弦波Verilog语言生成正弦波
2019-12-21 20:38:14 5.68MB Verilog 正弦波 dds FPGA
1
verilog语言实现电子琴,输出接蜂鸣器或扬声器,顶层模块调用音调模块、音符模块、分频模块。演奏的乐曲为致爱丽丝(献给爱丽丝)。乐曲的乐谱及其每个音符对应的节拍长度保存在两个txt 文本中
2019-12-21 20:37:04 4KB verilog FPGA 电子琴 致爱丽丝
1
基于Verilog语言的电子秒表设计,使用的FPGA板为Cyclone IV E:EP4CE6E22C8
2019-12-21 20:32:53 3.21MB Verilog 电子秒表
1
这里面包括了AES加密算法使用ModelSim仿真软件和Verilog语言完成的功能模块代码和测试模块代码
2019-12-21 20:27:07 8KB Verilog、AES
1
基于FPGA的音乐实现。在FPGA开发板上播放音乐。通过不同的分频来实现不同乐曲的播放。值得收藏!!!
2019-12-21 20:26:00 118KB FPGA 音乐
1
组成原理实验课的内容 用Verilog语言写的流水线CPU,五级流水
2019-12-21 20:23:33 4.33MB Verilog 流水线CPU
1
基于FPGA实现的AM信号调制, 使用vivado2014 Verilog编程语言实现AM信号调制
2019-12-21 20:18:43 63.69MB Verilog vivado FPGA am调制
1
八层电梯控制器 分模块 顶层用图形 有相应的规则设计
2019-12-21 20:14:23 75KB verilog
1
(1)按给定的数据格式和指令系统,运用“计算机原理”课程学得的知识,在所提供的器件范围内,用vhdl或verilog语言设计一个8位的具有28条指令的CPU模型机系统。 (2)所设计出的计算机的系统的完整逻辑图,整理出设计报告。 (3)要求设计出的计算机系统尽量为最佳方案,有可能的话,尽可能增加其功能。
2019-12-21 20:14:21 1.21MB VHDL CPU
1