自从2002年早期公布TIA/EIA-899(多点低压差分信号 或者M-LVDS)标准以来,这个标准已成为多点时钟分配和 数据总线上传输二进制数据交换的通用电气标准。在保持 LVDS电路很多优点(高速,低功耗,良好的噪声抑制)的基 础上,M-LVDS电路新增了一些特性----更强驱动,受控的转换时间,扩展输入共模电压范围和故障保护—所有这些对于 可靠的多点网络是必须的。   这个应用笔记概述了M-LVDS标准,介绍了国家半导体 目前M-LVDS的产品系统,描述了M-LVDS的一般应用,并详 述了重要的设计指导。   M-LVDS标准概述   M-LVDS标准规定了线路驱动器和接收器的电气
1
各种电平(LVDS、PECL、CML) 介绍 LVDS、PECL和 CML介绍
1
RK3288 Andorid 5.1 LVDS+EDP双屏异显集成代码
2021-07-21 17:13:32 84KB 双屏异显
1
网上下载整理的PECL,CML,LVDS电平匹配资料,希望对设计相关高速接口的硬件设计人员有用
2021-07-19 15:33:32 2.61MB PECL CML LVDS 电平匹配
1
差分逻辑电平,LVDS、xECL、CML、HCSL/LPHCSL、TMDS等
2021-07-18 09:01:22 511KB 硬件
1
现场可编程门阵列(FPGA)与模数转换器(ADC)输出的接口是一项常见的工程设计挑战。本文简要介绍各种接口协议和标准,并提供有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。
2021-07-11 19:19:49 617KB FPGA ADC 数字数据输出 接口
1
LVDS电路的仿真与设计随着电子设计技术的不断进步,要求更高速率信号的互连。在传统并行同步数字信号的数位和速率将要达到极限的情况下,设计师转向从高速串行信号寻找出路。HyperTansport(by AMD), Infiniband(by Intel),PCI-Express(by Intel)等第三代I/O总线标准(3GI/O)不约而同地将低压差分信号(LVDS)作为下一代高速信号电平标准。本文将从LVDS信号仿真、设计,测试等多方面探讨合适的LVDS信号的实现
2021-07-11 12:57:19 938KB LVDS 仿真
1
TTL CMOS PECL LVPECL LVDS HCSL信号电平及阻抗匹配标准,详细描述了以上的各种电平标准
2021-07-09 13:58:46 363KB LVDS TTL CMOS HCSL
1
10.1寸lvds屏,1280x800分辨率
2021-07-07 14:00:29 1.03MB lvds屏 1280x800
1
东芝MIPI转LVDS芯片,里面包含数据手册, 原理图,画图指导,配种工具等全部工具,适用于MIPI转LVDS场景使用
2021-06-21 13:30:29 6.4MB TC3587 LVDS MIPI RK3399
1