FPGA实现LVDS信号输出,可输出所需要的RGB等画面,LVDS是单通道输出 verilog 控制24寸TFT
2019-12-21 20:28:24 2.73MB FPGA LVDS LCD verilog
1
这个电路经过验证 原理图中是中华7寸LCD THC63LVDF84B为转换芯片 带背光电压驱动电路; 尤其对“码伽”电压不熟悉的可以作为参考;
2019-12-21 20:18:38 60KB LVDS转TTL
1
本教程 适用于 X220 破解白名单并屏蔽 LVDS 内屏 显示,其他需求请谨慎操作。 所有软件及教 程来源于 网络,本人只做整合,请勿用于商业用途 。
2019-12-21 19:51:24 760KB X220bios 白名单 屏蔽LVDS 破解BIOS
1
LVDS ADC AD9289的FPGA接口参考设计
2019-12-21 19:41:51 1.25MB AD9289 LVDS FPGA Verilog
1
完整资料,RTD2523 适合做cvbs,vga输入,lvds或ttl输出驱动转换
2019-12-21 19:34:23 1.57MB RTD2523 LCD LVDS VGA
1
Xilinx FPGA伴你玩转USB3.0与LVDS,整理了网上的文件,将其合并一起便于阅读
2019-12-21 19:23:00 22.22MB USB3.0
1
LVDS接口标准,中文,超详细!LVDS接口标准,中文,超详细!
2019-12-21 19:22:18 83KB LVDS 接口 标准 中文
1
特权同学图书《Altera FPGA伴你玩转USB3.0与LVDS》扫描版。 编辑推荐 (1)《Altera FPGA伴你玩转USB3.0与LVDS》基于Altera Cyclone Ⅳ FPGA USB 3.0 LVDS的硬件开发平台,提供有丰富的例程讲解:从基础的FPGA入门实例到基于FPGA的UART、DDR3、USB 3.0、LVDS传输实例。(2)《Altera FPGA伴你玩转USB3.0与LVDS》提供一站式入门学习方案:板级设计、软件工具和相关驱动安装、丰富的例程讲解,让读者快速掌握FPGA各种片内资源的应用以及接口时序的设计。 内容简介 本书主要使用Altera公司的Cyclone Ⅳ FPGA器件(引出自带的LVDS接口)和Cypress公司的USB 3.0控制器芯片FX3,以及一些常见的DDR2存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装、基础的FPGA实例以及基于FPGA的UART、DDR2、USB 3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。 本书基于特定的FPGA开发平台,既有足够的理论知识作支撑,也有丰富的例程进行实践学习,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。对于希望基于FPGA实现LVDS和USB 3.0开发的工程师,本书所提供的很多实例是很好的参考原型,有助于实现快速系统原型的开发。 目  录 目录 Contents 第1章FPGA、USB与LVDS概述 1.1FPGA发展概述 1.2FPGA的优势 1.3FPGA应用领域 1.4FPGA开发流程 1.5USB接口概述 1.5.1USB发展史 1.5.2USB 3.0概述 1.6LVDS接口概述 第2章实验平台板级电路详解 2.1板级电路整体架构 2.2电源电路 2.3FPGA时钟与复位电路 2.3.1FPGA时钟晶振电路 2.3.2FPGA复位电路 2.4FPGA配置电路 2.5FPGA供电电路 2.6DDR2芯片电路 2.7UART芯片电路 2.8LVDS接口与液晶屏背光接口电路 2.8.1差分走线 2.8.2阻抗匹配 2.8.3LVDS和单端信号间的串扰 2.8.4电磁干扰 2.8.5LVDS线缆选型 2.8.6LVDS连接器定义 2.9USB 3.0控制器FX3电路 2.10扩展接口电路 2.11FPGA引脚定义 第3章软件安装与配置 3.1软件下载和许可证申请 3.2Quartus Ⅱ与ModelSimAltera的安装 3.3文本编辑器Notepad 安装 3.4QuartusⅡ中使用Notepad 的关联设置 3.5USBBlaster的驱动安装 3.5.1Windows XP系统的USBBlaster安装 3.5.2在Windows 7系统安装USBBlaster 3.5.3在Windows 8系统安装USBBlaster 3.6串口芯片驱动安装 3.6.1驱动安装 3.6.2设备识别 3.7USB 3.0控制器FX3的SDK安装 3.8USB 3.0控制器FX3的驱动安装 Altera FPGA伴你玩转USB 3.0与LVDS 第4章第一个例程与FPGA下载配置概述 4.1LED闪烁与PLL配置实例 4.1.1功能概述 4.1.2新建Quartus Ⅱ工程 4.1.3IP核配置——PLL 4.1.4引脚分配 4.1.5闲置引脚设置 4.1.6Verilog代码解析 4.2Altera FPGA配置方式概述 4.2.1AS配置方式 4.2.2PS配置方式 4.2.3JTAG配置方式 4.3基于JTAG的sof文件FPGA在线烧录 4.4基于JTAG的jic文件SPI Flash固化 第5章DDR2、UART以及Nios Ⅱ实例 5.1DDR2控制器集成与读/写测试 5.1.1功能概述 5.1.2IP核配置——片内RAM 5.1.3IP核配置——DDR2控制器 5.1.4DDR2引脚电平设置 5.1.5Verilog代码解析 5.1.6板级调试 5.2UART2USB的Loopback收发实例 5.2.1功能概述 5.2.2Verilog代码解析 5.2.3板级调试 5.3基于最小Nios Ⅱ系统的System ID打印实例 5.3.1Qsys系统概述 5.3.2Qsys工具基本使用 5.3.3Qsys组件添加与互连 5.3.4Qsys系统生成 5.3.5Quartus Ⅱ工程设计实现 5.3.6软件开发工具EDS 5.3.7System ID外设
2019-12-21 18:57:13 87.6MB Altera FPGA 特权同学 USB3.0
1