详细讲述了芯片研发中必不可少的验证流程,UVM是一种通用验证方法学,本资料包括UVM的基本架构以及示例代码的详细讲解
2021-07-11 18:57:21 3.08MB UVM systemverilo Verilog IC
1
包含了利用UVM做的6个实验,含代码
2021-07-07 20:38:21 1.02MB uvm
1
随着集成电路规模和复杂度的提高,其验证工作也日益复杂和重要,验证周期己经达到甚至超过整个芯片设计周期的70%,因此,急需找到一种高效的验证方法,以便提高验证效率,增强验证平台的可重用性。基于SystemVerilog语言的 UVM 验证方法学可以有效提高验证效率,缩短验证周期。采用高层次的抽象模型C_Model作为参考模型接入UVM平台,对数字基带处理单元中标签发送链路的编码模块进行验证,设计随机和非随机的testcase,通过driver和monitor验证组件来发送、监测并收集数据,包括硬件设计RTL代码产生的数据和参考模型产生的数据,然后将两数据送入设计的UVM计分板模块进行比对,从而实现对RTL的功能验证,验证系统的优劣可通过功能覆盖率来体现。验证结果表明,UVM计分板中比对正确且功能覆盖率达到了100%。
2021-07-01 13:44:46 728KB SystemVerilog
1
UVM和Matlab的联合仿真方法及应用.pdf
2021-06-27 17:02:53 3.26MB MATLAB 程序 数据处理 论文期刊
产生UVM环境的一个自动化脚本
2021-06-25 12:03:08 267KB UVM uvmgen
1
从搭建一个完整的UVM平台开始,使用了大量的例子,深入浅出的介绍UVM
2021-06-20 13:04:04 3.29MB UVM
1
硬件设计验证方法学,中文版本,适合初学者的书籍。FPGA ASIC验证
2021-06-20 13:03:47 6.4MB UVM实战
1
一本UVM入门手册,实用于做FPGA或IC 初学者,需要的下
2021-06-20 13:02:53 6.4MB UVM IC
1
uvm_ralgen_ug_sp2.pdf
2021-06-15 18:05:37 932KB UVM
1
IEEE Standard for Universal Verification Methodology Language Reference Manual
2021-05-29 06:32:13 5.89MB UVM system veril
1