一、 实验目的与要求: 用verilog语言编写出一个除法器的代码,并在modelsim中进行功能仿真,认真的完成实验报告。 二、 实验设备(环境)及要求: 在modelsim环境下编写代码与测试程序,并仿真; 在synplify pro下编译,设置硬件并综合。 三、 实验内容及步骤: 1、 选择除法器的算法,本实验开始采用的是减法实现除法器的例子(比如十进制中的a/b,可先比较a与b的大小,如果a>b,则商加1,a<=a-b,再进行比较大小,直到a<b,商不变,余数为a); 2、 选择好算法,进行verilog语言编程,再写好testbench并进行编译与功能仿真; 3、 在中进行初步综合; 4、 完成实验报告;
2023-06-30 01:43:28 176KB verilog 除法器 两种 代码
1
基于FPGA的TCM网格编码的verilog代码实现
2023-06-24 20:13:06 12KB TCM
1
RS码的FPGA实现,verilog语言形式,好参考资料
2023-06-22 22:17:03 99KB rs-fec rs,fpga rs_码 verilog_rs
4路组cache,verilog实现
2023-06-19 11:12:37 4KB fpga开发 cache verilog 存储
1
Verilog的135个经典设计实例,帮助学习verilog。
2023-06-15 11:09:34 111KB Verilog
1
阻塞和非阻塞语句作为verilog HDL语言的最大难点之一,一直困扰着FPGA设计者,即使是一个颇富经验的设计工程师,也很容易在这个点上犯下一些不必要的错误。阻塞和非阻塞可以说是血脉相连,但是又有着本质的差别。理解不清或运用不当,都往往会导致设计工程达不到预期的效果,而其中的错误又很隐晦。
2023-06-15 08:56:36 100KB verilog HDL 阻塞 非阻塞
1
利用verilog实现的SHA1以及SHA2中的SHA256和SHA512
代码实现ddr3功能,并非控制器功能
2023-05-23 19:10:36 458KB fpga开发 ddr3
1
AD5541芯片的verilog驱动代码,也可以作为da驱动的verilog编程参考,希望大家喜欢,多多下载,有问题可以给我留言。
2023-05-23 09:20:56 9KB da verilog
1
verilog经典例程
2023-05-22 12:00:23 148KB verilog例程
1