设计并实现一个控制16个发光二极管亮灭得电路,仿真验证其功能 1.单点移动模式:从左至右依次循环点亮16个发光二极管,每个点亮时间为0.5秒 2.幕布式:从中间两个发光二极管开始点亮,向两边每次增加点亮2个发光二极管,直至点亮16个发光二极管;然后再从两边开始每次灭掉2个发光二极管,直至所有发光二极管灭掉,依次往复,每个状态持续0.5秒 3.两个模式按键进行切换,要求设计防抖
2021-05-06 12:34:27 5KB 走马灯 eda实验 quartusii vhdl
1
本次设计使用了串行的方法实现CRC校验和检验电路,其中信息码为16位,生成多项式为9位;CRC校验电路的关键是要弄明白其算法思想和电路的工作原理,即用异或和移位寄存器的组合来实现电路。 采用了自下向上的设计方法,以基于74系列门电路构建电路。并在具体的Altera公司的Cyclone器件库下进行综合,设计时,采用原理图输入法在Quartusll中进行设计和仿真,使整个设计工作更加简单、有效,既增强了设计者对数字集成芯片应用的理解,又体现了现代电子系统设计方法的优越性,仿真结果满足期望,符合要求。
2021-04-28 23:12:12 1.47MB QuartusII CRC校验编码 门级电路
1
用同步时序电路对串行二进制输入进行奇偶校验,每检测5位输入,输出一个结果。当5位输入中1的数目为奇数时,在最后一位的时刻输出1
2021-04-28 20:08:05 131KB quartusII
1
基于FPGA等精度测频算法实现的高精度频率计,本人亲测通过,控制为51单片机。
2021-04-26 10:08:33 872KB FPGA quartusII 测频 频率计
1
基于QuartusII的多功能数字钟设计
2021-04-23 13:49:09 932KB QuartusII 多功能数字钟
1
不错的讲义可以帮助你完成第一次仿真 对于新手来说是很好的帮助
2021-04-22 16:00:56 1.34MB quartus fpga
1
这个是在QuartusII 平台上用VerilogHDL语言写的四位全加器工程,用的是原理图输入方式。 其中包含三个文件夹对应的三个工程分别为一位半加器、一位全加器、四位全加器;从底向上的编程思想,先建立一位半加器工程-接下来是一位全加器-最后4位全加器--三个工程皆可独立运行。 芯片选的是用的Cyclone II:EP2C35F484I8芯片。 其中双击.qpf文件可直接打开此工程;双击.v文件可打开此程序源码;双击.vwf可打开此工程的仿真文件,可以直接仿真结果。 有疑问可随时私聊我解答。
2021-04-19 20:21:58 1.20MB Quartus II Verilog HDL
1
含时序仿真、代码、RTL网表 掌握VHDL描述时序电路的方法,学会用VHDL设计4位寄存器加法器。同时电路应支持无符号数,其中复位是异步复位。要求写出VHDL代码,并导出RTL网表。最后通过时序仿真为A,B赋不同的值,以检验电路的正确,同时加深对时序电路的认识。
2021-04-16 23:51:29 185KB quartusII
1
曼彻斯特编解码,同步等完整的QuartusII工程
2021-04-12 11:32:11 791KB 曼彻斯特 编解码 QuartusII
1
具体描述见https://blog.csdn.net/weixin_46841376/article/details/115540172
2021-04-09 14:05:20 575KB quartusII
1