本书简介: 本书是一本针对 FPGA技术进行全面,深入讲解的书籍,内容新盖了数字电路和相关基础理论的介绍、FPGA芯片的构成及工作原理、FPGA项目开发的全流程追踪、主流HDL与HVL语法的详细讲解与阐述等,尤其是针对FPGA项目开发流程中最为重要的三个作节一程序设计、功能仿真、时序分析-进行了深度剖析,通过丰富的思路阐述与实例介绍相结合的形式,力求让读者对FPGA技术能够”知其然",且“知其所以然”。本书不仅是教材,更是工具书,适用于所有跟FPGA有缘的人阅读,无论是本科生、研究生、老师或者工程师,无论你在校园、国企、外企或私企,只要在你的工作或生活中需要接触FPGA,相信信本书就是一本对你有用的书。本书是笔者从事FPGA事业十年经验的总结、两年心血的结晶,因此本书带给大家的绝不是空洞的口号,而是实实在在的FPGA技术
2022-04-25 20:36:35 188.78MB FPGA Verilog VHDL  嵌入式
1
EDA小组大作业,可以利用两个状态机实现购买者模式和管理员模式,有详细注释,购买者模式模拟购买商品过程,管理员模式为补货设定数量等等
2022-04-25 14:56:35 15.44MB fpga verilog EDA
1
设计一个用数码管显示的温度检测报警系统,并通过串口发送到电脑。同时用液晶显示数字时钟,并具有时钟、校准、闹钟多种功能。 设计要求: 精确检测到温度:使用DS18B20温度传感器检测温度,其精度较高,数据精确到0.01℃,测温范围为-55℃~125℃。 用数码管实时显示检测到的温度以及设置的报警温度。 手动输入设置报警温度:报警温度为2位整数,两个按键通过消抖后分别控制十位和个位。 具有复位开关,在重新设置以及重新检测温度时复位,将数据置0。 led闪烁报警:将50MHZ 进行12.5M次分频,一秒计数4次以一秒两次的频率闪烁 时钟显示时、分、秒。 时钟24小时制。 具有校时功能,分别对小时和分钟单独校时,对分钟校时的时候,最大分钟不向小时进位。校时时钟可以手动输入或借用电路中的时钟 9)具有闹钟功能,设置闹钟后,当时钟显示数据等于所设置闹钟数时蜂鸣器持续响1分钟。
1
emmc协议的实现代码,包含了SD协议,usb实现协议
2022-04-22 16:55:33 11KB VHDL/FPGA/Verilog Verilog
十进制频率计FPGA程序,verilog代码,比赛时使用没有问题,通过测试
2022-04-19 23:23:45 2KB FPGA verilog 十进制频率计
1
MyHDL 使用python作为硬件描述和验证语言,轻松开发FPGA!本人已在正式产品中使用,极大提高了开发效率,相比之下纯粹用Verilog或VHDL的开发周期长不说,仿真的测试用例编写也让人头痛,而myHDL对熟悉Python的人来说就是HDL设计的瑞士军刀!
2022-04-18 16:33:42 422KB myHDL FPGA Verilog VHDL
1
傅立叶递质 基于FPGA的可变QAM发送器,具有可扩展的时域和频域混合信号处理功能。 详细信息和说明可以在找到。 现场可编程门阵列(FPGA)的灵活性及其并行处理能力使它们成为通信系统中数字信号处理的理想选择。 但是,如今,随着我们进入频率范围并且基于FPGA的设备的时钟频率低于1GHz,空中性能的进一步改善悬而未决。 能够在频率壁限制内满足性能优化的新方法变得非常重要。 在这种情况下,本文采用了像正交幅度调制(QAM)和时域和频域混合方法这样的有效调制技术,来采用基于FPGA的通用可扩展QAM发送器,并在混合域中执行滤波器并行化。 本文开发的系统在时钟频率低至62.5MHz的情况下,对于QAM-16格式实现了4Gb / s的吞吐量,从而为时钟频率受限的应用铺平了前景广阔的方法。 可以在以下地址找到完整论文的链接: : 。 该项目是我在硕士论文的结果,可。 编辑 提供集成前向纠
2022-04-14 22:25:39 480KB fpga verilog transmitter fourier-transform
1
320AIC23音频解码芯片,在红色飓风开发板上已实现,ISE工程,verilog
2022-04-13 13:58:37 2.4MB FPGA verilog 音频
1
YUV422转RGB888 FPGA Verilog纯逻辑代码 支持1920x1080
2022-04-06 01:43:20 2KB fpga开发 YUV422转RGB
8255芯片的完整实现代码,用硬件语言VERILOG实现。可用于JTAG下载!
2022-03-31 22:55:45 1019KB FPGA verilog语言
1