突破板上的iCE40 UltraPlus FPGA示例 ice40 ultraplus fpga的示例集合,每个示例都测试了fpga(例如spram)的功能,并且彼此独立。 所有示例均在晶格的ice40 ultraplus突破板上运行( ),其中包含ice40 ultraplus fpga(iCE40UP5K),闪光灯,ftdi usb-to-spi针芯片和一个RGB LED。 一些示例包括: RGB LED闪烁 RGB LED上的PWM 从FPGA读取和写入SPRAM模块 与主机的SPI通信 使用软IP模块 在iCE40上使用硬件SPI模块 读写BRAM 从FPGA读取闪存(N25Q032A) 具有MAC(乘法和累加)操作的DSP( SB_MAC16 )示例 在FPGA上运行的RISC-V实现 RISC-V将上述所有示例组合在一起,以构成一个完整的工作系统,该系统能够在与L
2022-05-15 21:53:05 60KB fpga verilog risc-v ice40
1
关于FPGA可编程逻辑器件课程实例代码(NWU),包括详细注解,已经解释、截图的相关文档,希望对大家学习可编程逻辑器件课程有帮助
2022-05-13 01:02:05 15.52MB FPGA Verilog实例
1
ads1220的fpga代码,使用verilog编写,已在fpga上验证无误。不加任何硬件,ads1220可达到21位精度,仅末3位抖动.
2022-05-12 23:09:07 9.11MB ads1220 fpga verilog
1
本资源为用Verilog编写的交通灯代码,欢迎下载。本人采用的是Quarters,下载即可用,可编程逻辑器件类课程需要的有缘人可自行下载
2022-05-11 18:59:53 38.64MB Verilog FPGA 交通灯
1
基于FPGA的DDS设计
2022-05-11 16:03:16 6.03MB DDS fpga verilog 直接数字波形合成器
1
内附完整代码,RGB转灰度视频Verilog代码,FPGA实训项目,同时有视频演示 top:顶层模块,有4个基地址,每个基地址的空间都可以保证能够存储一帧的 数据; rgb_to_ycbcr:RGB转灰度模块,包括计算,移位,延时等; coms_8_16bit:将数据拼接为16bit位宽,每两个周期进行一次数据的拼接; fram_read_write:读写FIFO; I2C_config:I2C配置; uut_ov5640_rgb565_1024_768:ov5640的配置; color_bar:彩条,只是采用了它的时序而没有采用它的数据; video_timing_data:每次场同步信号运行的时候去产生一个读请求。
2022-05-06 14:44:07 8.66MB FPGA Verilog
1
循环产生数据,依次写入fifo,当到达一定数据量后,数据从FIFO读出写入RAM,RAM满了后,依次写入SD卡的扇区,一个SD扇区写满后,写入下一个SD扇区
2022-05-05 22:06:42 21.24MB fpga verilog spi fifo
1
基于FPGA的数字触发器,用于三相全桥全波整流,仅供学习参考
2022-05-05 13:40:04 3.11MB 三相全桥 数字触发 FPGA Verilog
1
fpga的verilog语言串口程序代码,包括收发两个部分的内容
2022-05-03 01:01:19 18KB fpga verilog
1
本人自己实验结果。关于Fpga取整运算和IP核除法运算资源消耗时间消耗,和时序约束分析。都是实验结果的截图,比较乱,比较乱!
2022-04-29 02:07:18 151KB Fpga verilog Ip核 时序约束
1