I2C缓冲器
2023-05-06 21:50:50 1.38MB I2C缓冲器
1
US5D310是一款支持2.1GHz、2组10路差分输出的时钟缓冲器,每组输出可独立配置,适用于高频、低抖动时钟分配和电平转换。完全兼容Diodes PI6C49S1510A、TI LMK00301和IDT 8T39S11A。 特性:两组,每组5路共10路差分输出 支持LVPECL、LVDS或HSCL等电平规范 附加抖动:50fs(10kHz-20MHz@156.25MHz ) 输出间偏斜:10ps 器件间偏斜:30ps(最大值) 输入输出延迟:低于390ps(典型值) 最高工作频率:大于2.1GHz 3路输入信号选择 差分LVPECL、LVDS、HSTL的AC/DC输入 单端LVCMOS/LVTTL/HSTL输入 集成晶振电路,支持10-200MHz晶体,100MHz频率晶体积分抖动低于70fs
2022-11-09 17:51:43 1.48MB 差分时钟缓冲器 国产时钟芯片
1
   三维变换及三维观察 我选择实现的三维观察有三视图、正轴测图、透视投影取一点透视。    消隐算法的实现 我选用的是深度缓冲器算法。 1.提供菜单,有立方体与正三棱柱两种选择; 2.提供图形的旋转,视角的变换; 3.在图形界面建立用户自定义的坐标系,对比参照; 4.动画效果。
2022-10-23 08:40:19 10KB 深度缓冲器
1
飞机起落架缓冲器的设计.docx
2022-06-19 12:00:25 787KB 互联网
具有交替NP缓冲器的无回跳RC-IGBT
2022-05-12 16:00:19 640KB 研究论文
1
在CPU的设计中,一般输出线的直流负载能力可以驱动一个TTL负载,而在连接中,CPU的一根地址线或数据线,可能连接多个存储器芯片,但现在的存储器芯片都为MOS电路,主要是电容负载,直流负载远小于TTL负载。故小型系统中,CPU可与存储器直接相连,在大型系统中就需要加缓冲器。   任何程序或数据要为CPU所使用,必须先放到主存储器(内存)中,即CPU只与主存交换数据,所以主存的速度在很大程度上决定了系统的运行速度。程序在运行期间,在一个较短的时间间隔内,由程序产生的地址往往集中在存储器的一个很小范围的地址空间内。指令地址本来就是连续分布的,再加上循环程序段和子程序段要多次重复执行,因此对这些地
1
哈工大威海软件安全两个实验的实验报告
2022-04-06 20:39:42 4.94MB 软件安全
电源缓冲器电路的实际设计
2022-02-26 10:40:25 691KB LabVIEW
1
市场调研-中国信号缓冲器、中继器、分路器市场现状及未来发展趋势.doc
2021-12-23 22:02:19 669KB
1