FFmpeg和SDL实现的视频缩放播放器,VC2010平台,FFmpeg和SDL都是最近下载的最新版,内含源代码,可直接运行,一些参数可自己修改设定,据网上多方资料修改而成,因只是个人公司项目的一极小模块的测试代码,故没有做标注,不过代码比较简单,代码量也很小
2022-07-04 20:46:04 26.54MB c++
1
xilinx视频缩放IP核的图像验证,抓取图像数据进行modelsim仿真,生成txt数据放到matlab进行结果确认。
2021-12-19 16:47:16 28.63MB 视频缩放 xilinx IP 仿真
1
摘 要: 通过权衡几种线性插值算法的显示效果和硬件可实现性,选择用双线性插值算法实现视频缩放,并在FPGA平台上以RAM_FIFO架构作为该算法硬件实现的核心思想,设计主要包括数据缓存模块、系数产生模块以及整体控制模块。结果表明,该设计能够实现任意比例缩放,系统频率高,实时性好,缩放后显示清晰稳定,能够满足实际工程的应用要求。
2021-11-12 11:20:57 334KB FPGA
1
本文解决了视频重新缩放任务,该任务源于调整视频空间分辨率以适应个人观看设备的需求。我们的目标是共同优化视频缩小和放大作为一项组合任务。大多数最近的研究都集中在基于图像的解决方案上,这些解决方案不考虑时间信息。我们提出了两种基于具有耦合层的可逆神经网络的联合优化方法。
2021-09-14 18:08:45 1.48MB 视频缩放
1
针对某显示系统中监控视频控制器的实际需求,设计了一种可实现四路视频信号实时缩放的电路架构。通过权衡几种常用图像缩放算法的显示质量和硬件可行性,选择用双线性插值算法实现视频的缩放,并在FPGA平台上以双口RAM资源构建的线缓存作为算法硬件实现,该算法主要由视频数据缓冲模块、插值系数产生模块以及整体控制模块构成。本设计在满足视频缩放质量要求的基础上,避免了采用过于复杂算法而消耗过多的FPGA资源,有效地解决了视频缩放时原始图像信息量丢失导致图像失真的问题。结果表明,该设计能够实现任意比例的视频缩放,实时性高,应用灵活,缩放后显示效果良好,能够满足实际工程的要求。
2021-03-26 15:53:17 505KB 视频缩放
1
简述了FIR内插滤波的两种高效结构,说明两种内插滤波器的优缺点。针对图像放大中出现的混叠现象,采用相同的参数和参考图像,在视频缩放模块中运用两种不同类型的内插滤波器进行效果对比,得到预期的效果。
2021-02-01 11:15:50 676KB 视频缩放 内插滤波器 多相 级联 混叠
1
程序编译环境是VS2015+OPENCV2.4.13,; 功能描述:在软件的Picture控件区域显示视频,视频可以在播放的同时进行缩放而Picture控件的大小不变。
2019-12-21 20:36:16 57KB 视频缩放 opencv MFC
1
该文档里包含verilog语言编写的双线性插值实现图像缩放的算法
2019-12-21 18:55:50 5.38MB 双线性插值 图像缩放
1