EPM240 CPLD最小系统串口开发板PDF原理图+Verilog测试Quartus工程源码,模块上电蜂鸣器响一声,3个LED灯闪烁 串口数据通信协议: 1、接收【控制32路GPIO输】 55 F1 01 (00-1F) FF 32路GPIO中的一路输出高 55 F1 08 (00-1F) FF 32路GPIO中的一路输出低 接收数据返回: AA AA BB CC DD 55 f1 01 01 ff 55 f1 08 01 ff 55 f1 01 02 ff 55 f1 08 02 ff 55 f1 01 03 ff 55 f1 08 03 ff `timescale 1ns/1ns module Uart_Ctrl_MD_top( clk, resetb, rs232_r1, rs232_t1, btl_set, bee_led, pwr_onoff ); input clk; input resetb; input rs232_r1; output rs232_t1; input btl_set; output[3:0] bee_led; output[31:0] pwr_onoff; //********************************************** wire serial_clk_16x; wire [2:0] rs232_rx_error; wire rs232_rx_data_ready; wire [7:0] rs232_rx_data; wire[2:0] m1_state; wire[15:0] usbkey_ctrl_data; wire write_flag; wire rs232_r1; wire rs232_t1; wire load_data; wire[7:0] data_out; wire load_request; wire[3:0] bee_led; wire[31:0] pwr_onoff; `define START_BITS 1 `define DATA_BITS 8 `define STOP_BITS 1 `define CLOCK_FACTOR 16
EPM240 cpld最小系统核心板ALTIUM原理图+PCB+verilog测试工程源码,采用2层板设计,板子大小为60x36mm,双面布局布线,主要器件为EPM240T100C5,USB转串口芯片CH340G,LDO-AMS1117-3.3 MICIRO USB接口供电。包括完整的原理图PCB和VERIOLG源码文件,可以用Altium(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
EPM240T100C5核心板 cpld最小系统protel硬件原理图+PCB文件,采用2层板设计,板子大小为132x82mm,双面布局布线,CPLD芯片选用MAX2的EPM240T100C5,USB转串口芯片CH340G,MICRO USB接口,供电可以直接用安卓手机充电线接PC机。Protel 99se 设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB印制板图,可用Protel或 Altium Designer(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
学习CPLD/FPGA动手能力很重要,自己设计一个开发板,搭建一个平台,为以后学习CPLD有很大帮助。很不容易找到完整的电路图,与大家一起分享!!
2020-11-19 14:48:24 67KB cpld 开发板 电路图
1
对CPLD的固定揭发进行了描述,并且对CPLD外围电路进行了综合。
2020-01-03 11:33:43 57KB CPLD
1