对于初学CPLD来说,通俗易懂,把复杂的流程讲解得十分透彻,并且一步步操作,是一个很不错的资料,
2022-03-21 10:31:03 3.49MB CPLD(good)
1
4款ALTERA CYCLONE FPGA+MAX2 CPLD开发板PDF原理图合集,可以做为你的学习设计参考。
很实用的开发板电路,板载一个arm和一个cpld,有配套的测试程序和学习程序。
2021-12-09 10:54:43 856KB cpld 开发板
1
MCU_CPLD开发板用户手册
2021-11-22 10:37:46 3.65MB MCU_CPLD开发板用户手册
1
基于EPM240T100C5N芯片画的CPLD开发板,带有8路LED,8路按键,4路开关,所有IO全部引出,是学习使用CPLD/FPGA的好帮手
2021-05-13 15:17:27 1.34MB fpga/cpld EPM240T100 开发板
1
EPM240T100C5N cpld
2021-05-13 15:00:05 4.79MB EPM240T100C5N
1
用的是ALTERA的EPM240T100C5N,也可以换成EPM570T100C5N,板子上有AD,DA,数码管,点阵,SPI的EEPROM,I2C的EEPROM,串口,VGA接口,PS/2接口,矩阵键盘,DS18B20,1602液晶,蜂鸣器等,接口资源很丰富。 QC-CPLD开发板电路图(ALTERA).rar (401.25 KB, 下载次数: 32 ) QC-CPLD开发板用户手册(ALTERA版).rar (1.63 MB, 下载次数: 26 ) led_twink_ok_闪烁LED.rar (247.65 KB, 下载次数: 11 ) key_b_ok_拨码开关.rar (157.59 KB, 下载次数: 6 ) bell-ok_蜂鸣器奏乐.rar (373.04 KB, 下载次数: 10 ) CPLD开发板 , 电路图
2021-05-07 10:01:07 2.76MB CPLD 开发板 原理图 程序
1
EPM240 CPLD开发板Verilog HDL设计实验例程15例Quartus 13.1工程+设计说明文档,例程如下: ex10_iic ex11_sram ex12_kz ex13_maxiiclk ex14_maxiiufm ex15_sim ex1_clkdiv ex2_key ex3_johnson ex4_seg7 ex5_mux ex6_module ex7_vga ex8_232 ex9_ps2
EPM240 CPLD开发板Verilog HDL设计SRAM读写Quartus 13.1工程密码+设计说明文档。SRAM 芯片时序操作大同小异,在这里总结一些它们共性的东西,也提一些用 Verilog 简单的快速操作 SRAM 的技巧。 这里就以本实验使用的 IS62LV256-70U 为例进行说明。其管脚定义如表 5.18 所示。 表 5.18 SRAM 管脚定义 序号 管脚 描述 1 A0-A14 地址输入。 2 CEn 芯片使能输入,低有效。 3 OEn 输出使能输入,低有效。 4 WEn 写使能输入,低有效。 5 I/O0-I/O7 数据输入/输出。 6 VCC 电源。 7 GND 数字地。 具体在硬件连接的时候,其实很多人喜欢直接把输出使能信号 OEn 和片选信号 CEn 接 地,这样一来不仅节省了处理器和 SRAM 连接的管脚数,而且在读写 SRAM 的时候其实只要 对写使能信号 WEn 操作就可以了,简化了代码部分。本设计的硬件原理图如图 5.23 所示。 图 5.23 SRAM 接口 因为在硬件上已经把 CEn 和 OEn 拉低了,所以在不进行写 SRAM 的时候,实际上 SRAM 的数据总线上的值是对应地址总线的数据。为了避免误操作,可以把地址总线置高阻态,如 果不去操作数据总线(最好不是复用的数据总线)也无大碍。因为这样简化了设计。对于 SRAM 的操作时序,只要关心地址总线、数据总线和写使能 WEn 信号。读写时序分别如图 5.24 和图 5.25 所示。
EPM240GT100C5N CPLD开发板最小系统核心板ALTIUM设计硬件原理图PCB+集成封装文件,2层板设计,Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。集成封器件型号列表: Library Component Count : 15 Name Description ---------------------------------------------------------------------------------------------------- Cap Capacitor Cap Pol1 Polarized Capacitor (Radial) EPM240GT100C5N MAX II 1.8V CPLD, 80 IOs, 240 Logic Elements, 100-Pin Plastic TQFP, Commercial Temperature, Speed Grade 5, Pb-Free Header 15 Header, 15-Pin Header 17 Header, 17-Pin Header 2 Header, 2-Pin Header 22 Header, 22-Pin Header 5X2 Header, 5-Pin, Dual row Header 8 Header, 8-Pin LED0 Typical INFRARED GaAs LED PWR2.5 Low Voltage Power Supply Connector REG1117-3 800mA Low Dropout Positive Regulator Fixed 2.85V,3V,3.3V and 5V Res2 Resistor SW-PB Switch oscillator