利用matlab对IIR滤波器参数进行仿真,采用级联架构实现FPGA的通用化设计;同时对IIR系统输入输出位宽变化进行说明,以利于FPGA定点化设计。
2023-12-26 20:14:19 1.82MB matlab fpga开发
1
可在MaxPlus Ⅱ或Quartus Ⅱ等软件平台上进行仿真模拟,本人上一篇文章有仿真图像,可进行参考。 主要基于FPGA进行自动售货机控制系统的设计与实现。系统采用硬件语言VHDL进行描述和设计,在开发软件MaxPlus Ⅱ中进行仿真与模拟。 本系统中包括六个主要模块,分别为选择商品模块、投币模块、计时模块、出货模块、找零模块、显示模块,用VHDL语言描述各个子模块,并实现各子模块和总体系统的互相调用。将程序在MaxPlus Ⅱ软件平台上进行编译仿真,通过分析仿真结果,自动售货机系统具有商品选择、投币处理、比价、出货找零、计时、异常退币等主要功能,符合设计要求。
2023-12-22 21:42:23 5KB fpga开发
1
该资源利用Verlog实现了简单CPU,并可烧录进小脚丫进行验证,资源包内附有演示视频,大家可以观看整个演示过程,也可根据视频烧录进自己的小脚丫进行验证。另外详细设计请参考本人的博客【FPGA】设计一个简单CPU—Verlog实现。希望可以帮助到大家。
2023-12-19 15:24:01 74.39MB fpga开发
1
内容:二阶数字锁相环的FPGA实现工程文件 仿真平台:Vivado 2018.3 各模块:数字鉴相器(乘法器+低通滤波器),环路滤波器,压控振荡器 主要使用IP核:Multiplier,FIR Compiler,dds_compiler 注:仿真时,testbench文件中,输入数据文件目录:$readmemb("D:/FPGA_Project/04_FSK_System/PllTwoOrder/din.txt", memory); 改成自己电脑对应文本文件的目录
2023-12-13 21:25:59 23.24MB fpga开发 Vivado 数字锁相环
1
完整地FPGA开发资料,工程师创新设计宝典。
2023-12-11 13:21:05 8.51MB FPGA
1
FPGA开发全攻略,值得参考学习
2023-12-11 13:17:32 1.38MB FPGA开发
1
基于FPGA的SATA主机端控制器的设计
2023-12-08 17:09:22 6.53MB fpga开发 sata
1
// 2023.3 AD7768-4 FPGA输出四通道数据 verilog //输入DCLK,DRDY,DOUT0~3,共6个引脚 //输出data0~data4,4个通道的数据,已转化为毫伏值,根据自己需要进行修改 //输出速率可修改,也与DCLK有关 //已通过验证,可自行仿真,或直接运行 //不提供TB文件,需要可联系作者提供 verilog 正点原子 开拓者 EP4CE10 Quartus
2023-12-07 21:00:54 3KB fpga开发 编程语言
1
与非网的FPGA开发实用教程,837页非常详细的pdf电子书 第二部分 第1章 FPGA开发简介 本章主要介绍FPGA的起源、发展历史、芯片结构、工作原理、开发流程以及Xilinx公司的主要可编程芯片,为读 者提供FPGA系统设计的基础知识。 第2章 Verilog HDL语言基础 本章主要介绍Verilog语言的基本语法和典型的应用实例,关于VHDL和System C的使用可参考相关文献,限于篇 幅,本书不对它们展开分析。 第3章 基于Xilinx芯片的HDL语言高级进阶 本章主要介绍Verilog语言在Xilinx FPGA芯片开发中的高级应用。 第4章 ISE开发环境使用指南 本章简要介绍ISE的基本操作和开发流程,目的在于简介一些入门知识,更多的技巧和经验需要读者在大量实践 中逐步掌握。 第5章 FPGA配置电路及软件操作 如何快速、高效地将配置数据写入目标器件,并且保证其在掉电后再次上电能自动可靠地恢复配置,就成为整个 系统的关键所在。 第6章 基于FPGA的数字信号处理技术 本章主要对数字信号处理的基本原理、Xilinx公司的解决方案进行介绍,并给出相应的FPGA实现。 第7章 基于System Generator的DSP系统开发技术 本章重点讲述基于System Generator的FPGA开发技术,介绍了相关的基础知识和部分高级应用技巧,并给出无线 通信系统中变频器的工程实现。 第8章 基于FPGA的可编程嵌入式开发技术 本章主要介绍Xilinx公司提供的可编程嵌入式开发解决方案以及相应的开发平台和方法。 第9章 基于FPGA的高速数据连接技术 本节主要介绍基于FPGA的新型串行高速传输技术以及其相关应用(PCI-Express、吉比特以太网等技术)的开 发。
2023-11-25 10:17:57 5.93MB fpga教程 system generator
1
基本时钟,24小时进制,RTL文件夹是源程序文件,SIM文件夹是仿真代码文件,方便工程移植 输入输出端口 module top( input clk , input rstn , output [7:0] seg , output [5:0] sel );
2023-11-14 09:52:15 6.57MB fpga开发 电子时钟设计
1