基于FPGA的数字通信位同步设计例题,有详细的代码.
2022-11-07 16:17:36 1.69MB FPGA
1
参照can芯片 saj1000控制器结构,写的can控制器
2022-11-07 15:41:42 861KB CAN fpga FPGA控制器 fpga实现CAN
1
实现高速 LVDS 数据传输的功能,通过在开发板上环路测试来验证FPGA的LVDS的数据发送和接收。
2022-11-07 15:15:42 6.9MB lvds数据传输 fpga fpga_lvds_ lvds
1
在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,基本可以保证设计的可靠性。基于上述优点,这种开发方式在中小指集成电路开发中已得到广泛的应用。 尤其是近年来,硬件方面伴随着微电子工艺的迅速发展,编程器件的集成度正在成倍增长,越来越多的ASIC单元如微处理器、专用接口等嵌入编程器件中,使其适用范围更广。
2022-11-07 15:12:02 177KB 职场管理
1
摘 要: UART 即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART 的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART 就不是最合适的。本设计使用Xilinx 的FPGA 器件,只将UART 的核心功能嵌入到FPGA 内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。   1 引 言   UART 即通用异步收发器,他广泛使用串行数据传输协议。UART 功能包括微处理器接口、用于数据传输的缓冲器(Buffer)、帧产生、奇偶校验、并串转换,用于数据接收的缓冲器、帧产生、奇偶校验、串并转换等
1
基于FPGA的数字信号处理模块设计与实现
2022-11-07 15:02:46 2.79MB 基于 fpga 数字信号处理 模块设计
1
嵌入式,硬件设计,系列。FPGA
2022-11-07 15:00:03 941KB 嵌入式 硬件设计 系列 fpga
1
FPGA时序组件,超级好用,时序图再也不用头疼啦
2022-11-07 14:29:04 139KB fpga_时序 visio visio_fpga visio_ic时序
1
这是本人自己编写的可用于256*256大小的图像进行sobel边缘检测的vhd文件,可在QuartusII或MaxplisII下综合和仿真,并在FPGA上测试过。可以进行修改支持其他大小图像的sobel边缘检测,同时还可以实现其它的图像模块化处理算法,例如高斯滤波,平滑等。
1