包括两个部分第一部分是基于verilog的多周期cpu代码,第二部分是cpu运行时的流程与各个部件均以图的形式表示出来,也就是是我实验报告中的截图,清晰形象。
2021-12-03 20:57:16 743KB verilog 多周期cpu 设计图 流程图
1
Hi3516EV300 专业型HD IP Camera SoC产品简介,自带128MB-SDRAM,网络口,USB。音视频输入,输出。
2021-12-03 20:08:06 383KB Hi3516EV300 -CPU SOC
1
表1:CPU每个时钟周期执行浮点运算的次数 例如:A610r-F有两片AMD Opteron Processor 2218 HE 其理论浮点峰值=2.6G*2*4=20.8GFlops/Cycle 其实测峰值=18.37GFlops/Cycle 所以其Linpack的利用率=18.37/20.8=89.3% CPU Flops/Cycle CPU Flops/Cycle CPU Flops/Cycle Itanium2 4 Opteron 2 Xeon(双核) 4 Barcelona 4 Xeon(四核) 4
2021-12-03 15:29:38 582KB Linpack
1
你是否曾经有过要计算一个非常大的数据(几百GB)的需求?或在里面搜索,或其它操作——一些无法并行的操作。数据专家们,我是在对你们说。你可能有一个16核或更多核的CPU,但我们合适的工具,例如 grep, bzip2, wc, awk, sed等等,都是单线程的,只能使用一个CPU内核。我们需要用到GNU Parallel命令,它让我们所有的CPU核心在单机内做神奇的map-reduce操作,当然,这还要借助很少用到的–pipes 参数(也叫做–spreadstdin)。这样,你的负载就会平均分配到各CPU上,真的。
2021-12-02 20:31:19 1.23MB parallel 并行命令
1
我曾经羡慕CPU设计师,那些幸运的工程师可以使用昂贵的工具和晶圆厂。 现在,现场可编程门阵列使每个人都可以使用预处理器和集成系统设计。 这些天我设计了自己的片上系统,非常有趣。 20-50 MHz FPGA CPU非常适合许多嵌入式应用。 它们可以支持自定义指令和功能单元,并且可以重新配置以增强片上系统开发,测试,调试和调整。 当然,FPGA系统提供高集成度,短上市时间,低NRE成本,以及整个系统的简单现场更新。 FPGA CPU也可能为旧问题提供新的解决方案。  在自我测试期间,其FPGA被配置为CPU并运行测试。 之后,FPGA被重新配置为正常操作,作为硬连线信号处理数据路径。
2021-12-02 18:39:10 1001KB RISCFPGA
1
stm32 +SI522 读M1+CPU卡驱动
2021-12-02 18:02:06 32KB stm32SI522 M1卡 CPU卡
C#获取硬盘、CPU型号并加密、解密的源代码,见到有很多是用c++写的,因此根据自己所学知识用C#写了一个,功能不算多,可以获取并显示硬盘、Cpu的型号,并使用des对cpu型号加密。源代码在vs2008下调式通过。
2021-12-02 17:33:39 14KB C#获取硬盘、DES加密
1
MIPS CPU体系结构的概要分析,本册结合LINUX系统作了详细介绍。
2021-12-02 15:49:04 347KB MIPS CPU 体系结构, LINUX
1
该书分为上下两册,对MIPS CPU做了简单介绍,并且介绍了LINUX OS在MIPS CPU上的一些知识
2021-12-02 15:44:47 473KB MIPS CPU 体系结构概述 中文版本
1
可以监控每一个虚拟主机站点的CPU、内存等资源的使用情况。 任何一个有问题的虚拟主机站点都会导致CPU及内存的不正常使用, 都可以很方便的查找出来。 提供批量的IIS6.0应用程序池管理。 对每个站点进行流量监控及统计,很方便找出比较占资源的站点。
2021-12-01 20:53:24 73KB CPU 100% 监控
1