基于FPGA-VERILOG语言的DS18B20温度检测,电脑串口可控制:开关数码管、开关温度转换、设置温度报警范围、开关温度报警、上传当前测量的温度值(转换前与转换后),另外不用串口控制也可以用六位数码管直接显示当前温度值
2019-12-21 20:39:18 16.05MB FPGA Verilog DS18B20 uart
1
使用verilog HDL语言编写的串口IP核,其中的全部代码,经过波形仿真验证,内附说明文档,已经过仿真,可完美运行。
2019-12-21 20:39:03 1.75MB verilog uart ip核
1
使用verilog实现基于FPGA的串口收发模块,可在模块内部更改波特率,收发通道独立
2019-12-21 20:36:55 3KB UART FPGA Verilog
1
常用接口的FPGA程序,用ISE打开工程文件即可,包括CAN,ETH,IIC,IWBBUSCHANGE,UART,USB,VGA.
2019-12-21 20:33:09 1.85MB can eth iic uart
1
用veriog语言实现的UART串口,波特率9600,8数据位,1停止位,无校验。vivado2015.2 + basys3 FPGA开发板正常运行。板子不停向上位机循环发送12,34。上位机发送一字节数据可以控制板上8个小灯亮灭。
2019-12-21 20:32:44 3KB veriog UART
1
STM32F030C8T6 UART 程序源代码,通过USART2通讯,收发都OK。
2019-12-21 20:28:59 21.71MB STM32F030C8T UART
1
FPGA Verilog 串口收发+流水灯程序,能够实现FPGA串口收发、自收自发、收到什么发什么的功能,调试的时候通过电脑端串口助手发送数据,FPGA可以接收并且转发到电脑端。本程序以最简单原始的方式实现串口通信,程序简洁粗暴,工作状态很稳定,误码率为0。同时集成了流水灯模块,串口空闲的时候,LED动态流水,串口工作的时候,LED闪烁。打包的是整个FPGA Quartus II 工程,仿真脚本已经写好了,程序注释很到位,逻辑清晰明了,非常适合初学者用来作为第一个HelloWorld程序学习,希望能够帮助更多的FPGA爱好者进去FPGA神奇的天地。 Pang 敬上。 2018.11
2019-12-21 20:25:46 28KB FPGA Verilog 流水灯 UART
1
相关开发流程http://www.cnblogs.com/noticeable/p/7233666.html
2019-12-21 20:23:50 7.16MB 友晶SOC
1
lpc1768 串口(uart)(包括DMA)等各种程序
2019-12-21 20:22:30 1.11MB 串口 dma
1
实测亲测xilinx fpga uart 串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ip core用法,字节编写,用verilog编写 基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是 pc 用 uart rs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart 的 verilog 代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinx fpga 或者 ip cone用法的初学者来说,学习很用帮助。
2019-12-21 20:21:43 503KB uart串口 rs232 ise工程 实测亲测
1