介绍了基于FPGA和PCI9054的LVDS数据通信卡的设计,通过FPGA实现了LVDS数据的接收发送控制、PCI9054实现了与上位机的数据交互,实现了10~200 Mbit·s-1速率的LVDS数据接收以及10~50 Mbit·s-1任意速率的LVDS数据发送。此板卡的设计,可以有效地应用于某遥测模拟信号源,并对待测设备的LVDS总线协议进行全面测试。
2022-11-22 20:08:17 281KB FPGA
1
双精度浮点运算广泛应用于数值计算和信号处理中,在 IEEE754 标准中实现两个双精度浮 点乘法需要一个 53 bit × 53 bit 的尾数乘法器,这样的一个乘法器若采用 FPGA 实现需要大量的硬件资源。将 Karatsuba 算法应用于浮点运算器中,采用 FPGA 实现了一个浮点乘法器,与传统方法相比该乘法器占用硬件资源较少。
2022-11-22 18:20:00 690KB Karatsuba算法 FPGA
1
Xilinx-FPGA-引脚功能详细介绍,做xilinx FPGA设计的朋友可以下载参考
2022-11-22 15:13:53 293KB FPGA
1
FPGA管脚符号含义,给出了FPGA手册上出现的某些符号的含义
2022-11-22 11:06:29 75KB FGPA 管脚
1
一个学习ActelFPGA的简单例程,通过这个程序能够使初学者尽快建立自己的SmartFusion工程。
2022-11-22 10:36:31 4.72MB SmartFusion
1
verilog实现双游程编码
2022-11-21 18:19:24 12KB fpga/cpld
1
《无线通信FPGA设计》书的源代码,matlab程序一级verilog代码,很经典的通信资料
2022-11-21 15:38:50 209KB 无线通信 FPGA
1
Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的 Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说, 既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。
2022-11-21 10:27:53 207KB FPGA
1
ucd9248电源方案-FPGA 上电顺序控制、电流检测
2022-11-21 10:22:11 996KB ucd9248 fpga 电源控制
1
本文基于FPGA实现三角函数、反三角函数以及指数函数计算,分别采用了cordic算法和切比雪夫逼近算法,比较了迭代次数达到误差精度10^-6. 建立已知角度θ,求解sinθ、cosθ的数学模型。 建立已知弧度θ,求解arctanθ的数学模型。 建立已知角度θ,求解tanθ的数学模型。 建立已知弧度θ,求解arcsinθ的数学模型。 建立已知指数a, 求解e^a的数学模型。
2022-11-21 08:40:06 654KB fpga 硬件 cordic
1