通过FPGA驱动千兆以太网口,完成SPARTAN6上的UDP数据包闭环测试,即通过网口发送数据包到FPGA,FPGA内部将接收到的数据返回到PC机,建议测试之前添加ARP静态绑定,FGPA内部的IP以及MAC地址在ROM里的COE文档里可以看到,发送端添加了CRC以及整体CHECKSUM的计算
2022-11-08 14:53:26 22.83MB fpga___网口 arp 以太网_crc_fpga 以太网ip
1
车牌识别 里面会有很好的说明怎么分割字符,识别字母。最后通过编程来达到目的
1
usb3.0_fpga_ddr2原理图,采用CYUSB3014接口芯片实现USB3.0接口,采用fpga进行高速外部设备I/O,扩展了128MB的ddr2内存,进行usb3.0和fpga设计很好的参考电路图。《《《
2022-11-08 11:33:17 99KB usb3.0 fpga ddr2 原理图
1
手把手教你在Xilinx FPGA开发平台构建MicroBlaze软核——Digilent CMOD A7 FPGA评测白.pdf
2022-11-08 11:22:05 7.08MB
1
本代码实测稳定,基于altera quartus 平台。ad采样频率500K,分辨率16bit 外接4.0924M晶振。本代码只配置了通道1转换,稍作修改可以双通道同时转换。
2022-11-08 09:53:41 9.53MB ad7705 驱动程序 FPGA Verilog
1
基于FPGA的数字通信位同步设计例题,有详细的代码.
2022-11-07 16:17:36 1.69MB FPGA
1
参照can芯片 saj1000控制器结构,写的can控制器
2022-11-07 15:41:42 861KB CAN fpga FPGA控制器 fpga实现CAN
1
实现高速 LVDS 数据传输的功能,通过在开发板上环路测试来验证FPGA的LVDS的数据发送和接收。
2022-11-07 15:15:42 6.9MB lvds数据传输 fpga fpga_lvds_ lvds
1
在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,基本可以保证设计的可靠性。基于上述优点,这种开发方式在中小指集成电路开发中已得到广泛的应用。 尤其是近年来,硬件方面伴随着微电子工艺的迅速发展,编程器件的集成度正在成倍增长,越来越多的ASIC单元如微处理器、专用接口等嵌入编程器件中,使其适用范围更广。
2022-11-07 15:12:02 177KB 职场管理
1