vhdl超标量带cache的CPU设计.rarvhdl超标量带cache的CPU设计.rar
2021-12-12 00:20:11 5.79MB vhdl 超标量 cache CPU
1
单周期MIPS CPU数据通路设计,这个是华中科技大学谭志虎老师所讲的那个设计,内含有circ数据通路和实验报告,这个实验报告我写了一万多字,足够足够详细,保证你答辩的时候非常顺畅,直接导入Logisim就可以运行。
2021-12-11 20:52:38 3.85MB 计组 logisim
第一部分介绍内存布局的演进。这样方便理解为什么内存管理中需要虚拟地址,物理内存和访问保护。 第二部分介绍在ARMC CPU上是如何支持内存管理的。操作系统对内存的管理的目的就是满足应用程序(当然也有部分内核代码)的内存申请和释放,而内存的申请和释放都是围绕CPU硬件上的内存管理单元(MMU)而进行的。所以不了解ARM MMU对地址映射的一些概念和要求,就没办法理解内核中的某些数据结构和执行操作。如果对这部分比较了解,可以越过。 第三部分介绍Linux内核对物理内存管理的思想和原理。如果能在原理和框架上理解内核对物理内存如何管理的,那么就能更快和深入地理解内核代码是如何实现内核管理的。 第四部分在源代码中介绍Linux内核是如何实现物理内存管理的。
2021-12-10 17:42:19 3.24MB Linux ARM MMU Memory
1
所谓单芯片计算机即是将传统PC 机箱里的主板上的芯片组、CPU、内存、显卡、声卡和网卡等最大限度的集成在单个芯片中。单芯片计算机与传统PC 相比,重量、体积和功耗大幅下降,从而系统性能将得到很大地改善,同时带来价格的突破性下降,直接促进计算机的迅速普及。本文搭建的单芯片计算机系统基于标准8086 CPU,集成了AMBA 总线、SDRAM、8255、ROM 等外围IP,并在Altera DE2 FPGA 开发板上实现了功能演示。
2021-12-10 16:45:49 427KB 51单片机
1
此是,计算机数据的恢复原理第2章2.2_CPU的逻辑结构与原理.ppt
2021-12-09 23:30:27 3.1MB 第2章2.2_CPU的逻辑结构与原理.ppt
1
verilog语言描述,包含所有模块,除基本逻辑运算和算术运算,还支持乘除法,内部中断,外部中断,循环,子程序调用,压栈弹栈等功能。
2021-12-09 19:20:41 12KB CPU 中断 子程序调用 循环
1
电脑VT测试工具可检测电脑是否支持VT模式,是否已经开启VT。电脑的VT指的是CPU的虚拟化技术可以单CPU模拟多CPU并行,允许一个平台同时运行多个操作系统,并且应用程序都可以在相互独立的空间内运行而互不影响,从而显著提高计算机的工作效率。
2021-12-09 16:53:01 787KB CPU虚拟化 BIOS
1
从零开始设计一个CPU (Verilog) 版本 V1.0 vivado 2019.2 ========================= 资源 B站 视频地址: 作业说明(包括指令设计和模块结构) 版权问题不再提供下载: 源码(未打包): 打包工程(vivado打开即用): 参考讲义 版权问题不再提供下载: 汇编程序 给定一个非零自然数N,计算小于N的自然数之和 0000100011 //0// READ INPUT TO R3 1000000001 //1// INIT R0 = 1 1010000000 //2// INIT R1 = 0 0100010100 //3// R1 = R0 + R1 0010000001 //4// R0 = R0 + 1 0001110011 //5// IF R0 < R3 THEN Z = 0 ELSE Z = 1 0001010011 //6/
2021-12-09 14:53:57 21.69MB Verilog
1
多人姿态估计是近几年众多领域研究的热点问题。在学科交叉研究方面,人体姿态估计及到计算机科学、运动人体科学、环境行为学和材料科学等。已应用于自动驾驶、影视创作、安防异常事件监测和体育竞技分析、康复等实际场景。成为人工智能领域研究的前沿课题,此类研究也将在竞技体育、运动康复、日常健身等方面发挥非常重大的意义。本源码可以在免费云gpu上用cpu测试,本地如果笔记本或者台式机配置相应环境,也能用cpu运行。源码直接用预训练没有训练代码。
CPU、内存占用,适合linux和windows server 操作系统,提高服务器的内存与CPU使用效率
2021-12-09 08:37:02 74.89MB CPU 内存
1