数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我老师的设计,网上很难找到,但设计的很绝!已有设计报告 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管闪烁,并以1HZ的频率递增计数。 (2)“分”校准状态:在“分”校准状态下,显示“分”的数码管闪烁,并以1HZ的频率递增计数。 (3)“秒”校准状态:在“秒复零”状态下,显示“秒”的数码管闪烁,并以1HZ的频率递增计数。 (三)整点报时:蜂鸣器在“59”分钟的第“51”、“53”、“55”、“57”秒发频率为512HZ的低音,在“59”分钟的第“59”秒发频率为1024HZ的高音,结束时为整点。 (四)显示:要求采用扫描显示方式驱动6个LED数码管显示小时、分、秒。 (五)闹钟:闹钟定时时间到,蜂鸣器发出周期为1秒的“滴”、“滴”声,持续时间为60秒;闹钟定时显示。 (六)闹钟定时设置:在闹钟定时显示状态下,按下“set键”,进入闹钟的“时”设置状态,之后按下“k键”进入闹钟的“分”设置状态,继续按下“k键”,又恢复到闹钟定时显示状态。 (1)闹钟“小时”设置状态:在闹钟“小时”设置状态下,显示“小时”的数码管闪烁,并以4HZ的频率递增计数。 (2)闹钟“分”设置状态:在闹钟“分”设置状态下,显示“分”的数码管闪烁,并以4HZ的频率递增计数。
1
里面有以下项目的程序:计时秒表、彩灯控制器、交通灯控制器、电子抢答器的设计、汽车尾灯控制器的设计、电子密码锁的设计、设计BCD-七段显示译码器、设计计数器、病房呼叫系统、四种频率输出的频率计、双向移位寄存器、闪烁的灯
1
一共十二个灯,东西南北四个方向,采用vhdl语言设计,用了block diagram综合
2021-11-11 22:26:53 760KB vhdl
1
rs码编码的vhdl程序,适合需要的同学们。
2021-11-11 22:05:14 174KB rs vhdl
1
在交通发达的当代,交通灯控制器无疑是最实用的的工具。为了使交通行驶有一个很高的效率,人工指挥交通已经显得效率不高,所以一个高智能的交通灯控制器是十分的必要的。交通灯的控制方式,是根据时间来改变状态,产生不同的控制信号以控制红、绿、黄三盏灯的开关,达到控制交通的目的
2021-11-11 21:18:14 318KB VHDL
1
在通信系统中,由于信道存在大量的噪声和干扰,使得经信道传输后的接收码与发送码之间存在差异,出现误码。在数字通信系统中常采用差错控制信道编码技术,以此来减少传输过程的误码,提高数字通信系统的传输质量。
2021-11-11 11:14:19 202KB 开发工具
1
本程序是基于VHDL的四位计数器,适用刚刚接触数字系统设计群体
2021-11-10 19:37:21 494B VHDL 计数器
1
本人自己用vhdl写的抢答器程序,下载到板子上可以正常工作。
2021-11-10 17:06:35 376KB 抢答器 vhdl
1
基于VHDL的抢答器设计,有关的成寻完全正确,打开立即就可以用!
2021-11-10 16:55:53 1.22MB 基于VHDL的抢答器设计
1
VHDL编写的任意分频器,通过修改参数即可实现任意的分频 占空比为50%,读者可以调整代码修改所需的占空比。
2021-11-10 15:12:32 1KB VHDL 分频
1