UART 即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART 的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART 就不是最合适的。本设计使用Xilinx 的FPGA 器件,只将UART 的核心功能嵌入到FPGA 内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。
2023-01-13 15:40:53 265KB FPGA UART 异步通讯 文章
1
LVDS学习笔记之 TX模块设计工程文件
2023-01-13 14:14:06 19.62MB lvds fpga
1
该代码可以实现任意的奇数偶数分频
2023-01-13 09:52:08 61KB FPGA verilog
1
本文由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 Qsys系统和Linux应用程序之间通过一个名为hps_0.h的文件交互硬件信息,例如总线上添加了哪些外设,每个外设相对于HPS外部总线的偏移地址,每个外设所占的地址空间等,类似于开发NIOS II应用程序时候的system.h文件。每当Qsys系统中更新了硬件之后,如果需要直接在Linux中编写应用程序以直接操作寄存器的方式来控制这些外设,则需要重新生成一次该文件,然后将该文件添加到软件工程下作为头文件包含。 那么如何得到hps_0.h文件呢?需要借助SoCEDS Command Shell,
2023-01-12 21:40:09 45KB altera fpga hp
1
ZYNQ 7010 最小系统硬件参考设计,包含ad开发的原理图、PCB,4层板小尺寸
2023-01-12 20:43:53 4.92MB fpga ZYNQ
1
FPGA设计的指导性原则(westor)
2023-01-12 17:27:13 2.17MB FPGA设计的指导性原则(westor)
1
fpga读写sram(61LV25616),verilogHDL程序附详细注释,另有波形仿真文件及signaltap在线调试文件,并附有pdf文档对程序及signaltap的使用进行了详细说明。
2023-01-12 15:22:35 4.97MB fpga sram 61LV25616 signaltap
1
This is a demo for TFT LCD LQ091B1LW01(Sharp 9.1inch, 822 X 260) with Spartan-6 FPGA.这是基于LQ091B1LW01 9.1寸夏普液晶屏FPGA简单驱动,可显示色块。
2023-01-12 14:06:44 1.37MB LQ091B1LW01 TFT LCD Spartan-6
1
本设计分享的是ArduPilotMega(APM) 无人机飞控板APM-V2.5全部资料,APM飞控系统是国外的一个开源飞控系统,是市面上最强大的基于惯性导航的开源自驾仪。附件内容提供飞控板 APM-V2.5全部设计资料,包括硬件、固件源码和中文硬件与软件的快速入门指南。ArduPilotMega APM-2.5实物截图: 飞控板 APM-V2.5电路 PCB截图: ArduPilotMegaAPM特性包括: 免费开源固件,支持飞机("ArduPlane"),多旋翼 (四旋翼, 六旋翼, 八旋翼等), 直升机("ArduCopter")和地面车辆("ArduRover")! 通过点击式的工具简单设置和上传固件。无须编程!(但是你想搞搞代码的话,可以使用简单的嵌入式编程工具: Arduino) 通过点击式的桌面程序完全的规划任务脚本 可以支持上百个三维航点 使用强大的 MAVLink 协议,支持双向遥测和飞行中控制命令T 多种免费地面站,包括 HK GCS, 支持任务规划,空中参数调整,视频显示,语音合成和完整的带回放的数据记录 跨平台。支持Windows, Mac 和 Linux。在 Windows 下使用图形任务规划设置工具 (Mac 下可用模拟器) 或在任何操作系统下使用命令行界面。三种操作系统上都有可用的地面站程序。基于 Arduino 编程环境,也是完全跨系统的。 自动起飞,降落和特殊的动作命令,例如视频和照相控制 完整支持 Xplane 和 Flight Gear 半硬件仿真 包括继电器,可以触发任何设备,可以根据任务脚本控制
2023-01-11 23:39:48 6.31MB 开源 apm2.5 电路方案
1
matlab精度检验代码ECE 5775最终项目 基于神经网络的Xilinx Zedboard上具有固定延迟的语音命令识别方法 ,和的项目。 每个文件夹及其内容的说明如下 audio_lab 它包含Xilinx Vivado和SDK项目,以将位流编程到FPGA并配置如何将数据发送到FPGA。 合并的 这包含我们基于Xilinx Vivado HLS对FPGA综合进行的集成测试,该测试基于3种不同的数据类型。 这些基于float数据类型,双精度float数据类型和Xilinx ap_fixed数据类型。 ap_fixed数据类型具有最快的运行时间,但就位宽而言并不是非常优化。 组件 Matlab的 该文件夹包含用于在MATLAB中生成训练和测试数据的所有必需文件。 在文件中查找更多详细信息 神经网络 该文件夹包含三层神经网络实现。 它学习使用前馈网络,然后进行反向传播。 分类输入以随机顺序输入网络。 在每个输入通过网络馈送之后,将检查每个输出神经元的值,并将其与所需的输出进行比较,以获取误差。 该误差通过层之间的所有边缘传播回去,并且权重在“学习”过程中进行调整。 重复该过程,直到达到期
2023-01-11 19:30:18 67.01MB 系统开源
1