基于F407和Altera芯片控制,fpga控制AD9914、HMC704、DAC芯片等,可以点频、跳频、扫频、输出电压等。
2024-04-09 11:01:15 656KB verilog stm32 ALTERA
1
本实例将用到FPGA内部的PLL资源,输入FPGA引脚上的25MHz时钟,配置PLL使其输出4路分别为12.5MHz、25MHz、50MHz和100MHz的时钟信号,这4路时钟信号又分别驱动4个不同位宽的计数器不停的计数工作,这些计数器的最高位最终输出用于控制4个不同的LED亮灭。下面一起来学习一下
2024-04-02 04:20:11 77KB altera FPGA
1
本文介绍了一种采用Altera 公司的FFT MegaCore 实现快速傅里叶变换的方法,该方法非常简单,能进一层次简化开发的流程,缩短工程开发周期,节约成本,因此在实际工程中是一种很好的应用。
2024-03-01 10:02:44 98KB 快速傅里叶变换 开发流程 MegaCore
1
altera cycloneIII 原理图 别人做的,感觉挺有用。
2024-03-01 09:49:54 68KB altera cycloneIII
1
官方下载的Altera DE2开发板全部资料,适用CP2C35F672C6N芯片的版本。包含原理图、例程、开发板控制面板程序、用户手册等资料,本人用Quartus ii 13.0sp1测试没问题。控制面板程序需要在WindowsXP运行,如果系统高于WinsdowsXP,请下载2.0.3版本的控制面板。
2024-02-12 12:03:16 114.73MB altera FPGA
1
这是红芯电子的altera开发板资料,这是系列资料的第六部分,也是最后一部分,后续没有了,视频教程太大就不上传,有需要的朋友可以私信我
2023-12-15 19:47:22 106.1MB fpga altera 工程文档
1
FPGA verilog can mcp2515 altera xilinx工程 代码 程序 ...altera、xilinx工程 均提供 ...标准帧、扩展帧 均提供 ...提供仿真激励文件testbench 资料包清单: 1.程序:altera/xilinx工程代码、Verilog/testbench均提供。 代码均在电路板验证 2.说明书 3.quartus ii 13.0:软件安装包 注1:工程均带有激励testbench,软件安装好之后,仿真路径设置之后,打开,点击RTL Simulation即可开始仿真 注2:所有代码均为纯Verilog(PLL除外) 注3:给出testbench代码,并且已经在电路板中验证过。
2023-09-18 09:36:59 29KB fpga开发 编程语言 软件/插件
1
讲解清晰,很适合FPGA入门。包括原理讲解,demo分析等等
2023-07-26 15:55:10 37.48MB Altera
1
基于Intel(Altera)的Quartus II平台FPGA的任意字节数的UART(串口)接收工程源码: 1、详细的仿真TB文件; 2、单字节 起始位1bit,数据位8bit,停止位1bit,无奇偶校验; 3、通过参数化设置,可实现任意字节数的UART接收 4、详细的说明文件请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/126229191》。
2023-06-02 10:40:26 10.34MB FPGA UART Altera intel
1
很全面,包括了fpga基础知识,还介绍了altera和xilinx两大公司的fpga芯片
1