跳跃链表链表的一种可以分为几层 每层可插入数据,采用c++编写 比单链表复杂
2023-02-25 12:09:20 11KB 划分子集
1
使用C/C++实现的关于最短路+最小生成树、矩阵运算(乘方、加、减、乘、转置等运算)的课程设计
2023-02-25 03:12:16 187KB 数据结构 C/C++
1
这是去年做的一份课程设计,用c++,visual studio6.0做的,希望对大家有用处
2023-02-24 21:06:20 337KB 数据结构 AVL搜索树
1
用友NC5.6数据库表结构描述(数据字典),CHM格式
2023-02-24 17:09:47 3.24MB 用友NC 数据字典
1
机械结构动态图,免费分享
2023-02-24 14:36:53 763MB 机械设计
1
常用结构设计中机构运动原理及计算,很实用
2023-02-24 14:34:29 3.18MB 机械 运动 原理
1
图4.14正弦信号20倍内插多相实现仿真图 用FPGA设计多相结构插值时,主要由4个模块构成。它们分别为时钟及控 制模块、输入存储控制模块、系数模块和滤波器模块。具体实现框图如4.15所示: 图4.15多相插值结构实现框图 时钟模块由FPGA中自带的时钟模块构成,而控制模块可以起到辅助的作用, 即可以选择使用外部输入的时钟作为插值时钟。此外,控制模块还可以根据输入 信号强弱对滤波后的输出的不同位进行取舍控制。 输入存储模块由25个寄存器构成,其输入时钟与输入信号的采样时钟同步, 但读取时钟为插值时钟,这样在每个寄存器中存储的数据可以读取20次。保证了 后面的滤波器模块可以被复用20次。 系数模块由ROM及存储在其中的系数构成,在此设计中,有25个深度为32, 字长为16 bits的ROM构成。每个ROM中相同地址上的数共同构成每个单通道的 1 8 6 4 2 O O O O O 1 8 6 ‘ 2 O O O O O
2023-02-24 14:13:50 3.46MB 信号处理
1
程序设计与数据结构.周立功单片机
2023-02-24 09:34:31 25.83MB 程序设计
1
系统的结构特征量 输出矩阵 传递函数矩阵 设方多输入多输出连续时间线性时不变系统 结构特性指数定义为: 0 ≤ di ≤ n-1, i = 1,2,···,p 两种定义等价
2023-02-24 09:05:48 5.46MB 时间域理论 复频域理论
1
数据结构课程总结.docx
2023-02-23 23:22:56 22KB 数据结构课程总结
1