历年电子设计大赛方案 题目 及讲解 值得一看
2021-06-18 11:16:03 1.37MB 电子设计 题目 eda
1
摘要:基于FPGA的应用技术,采用Altera公司DE2-70开发板的CycloneⅡ系列EP2C70作为核心器件,设计了一种基于FPGA的新型可调信号发生器。通过QuartusⅡ软件及Vetilog HDL编程语言设计LPM_ROM模块定制数据ROM,并通过地址指针读取ROM中不同区域的数据,根据读取数据间隔的不同,实现调整频率功能,该系统可产生正弦波、方波、三角波和锯齿波4种波形信号,并使用嵌入式逻辑分析仪对产生的不同波形信号进行实时测试,实验证明,该可调信号发生器系统软件模拟数据和理论定制波形相吻合。   传统信号发生器大多由模拟电路构成,存在连线复杂、调试烦琐且可靠性较差等缺点。以V
1
关于EDA期末考试基本试题,VHDL程序设计
2021-06-18 01:07:39 35KB EDA技术期末试题及答案
1
此正弦波发生器是本人以前做的一个实验程序,里面程序,仿真图,原理图,都全了,结果我记录在了一个WORD文档里了,希望对需要的人有所帮助。
2021-06-18 00:54:53 338KB EDA技术 正弦波发生器 Quartus II
1
EDA试题3 EDA试题3 EDA教程
2021-06-17 23:46:26 2.21MB EDA试题3 EDA教程
1
EDA 试题几套 及 实验 实验结果 和大家分享!有实验结果的程序波形图等等
2021-06-17 23:44:43 882KB EDA 试题
1
eda 比较不错 比较不错……………………………………………………………………………………………………………………
2021-06-17 23:29:30 6.91MB eda
1
计数器是在数字系统中使用多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。   所谓同步计数器,就是在时钟脉冲(计数脉冲)的控制下,构成计数器的各触发器状态同时发生变化的那一类计数器。   【例】 用VHDL设计一个模为60,具有异步复位、同步置数功能的8421BCD码计数器,并使用MAX+p1us II进行仿真。   仿真结果如图所示。   如图 CNT60的仿真波形    :
2021-06-17 21:02:01 306KB EDA典型单元电路的同步计数器
1
1) 五人多数表决逻辑:多数通过; 2) 在主持人控制下,10秒内表决有效; 3) 采用数码管显示表决10秒倒计时; 4) 表决结束后用发光二极管及数码管显示表决结果,数码管显示结果形式:通过,不通过; 5) 设主持人控制键,复位键: 控制键:启动表决; 复位键:系统复位。
2021-06-17 19:31:02 161KB 五人多数表决器
1
自己做的实验报告,希望对大家有帮助,电子自动化设计包括实验六:线性反馈移位寄存器设计实验五:硬件消抖电路设计实验四:任意波形发生器设计实验三:正弦信号发生器设计实验二:秒表计时器设计实验一:十进制计数器的设计
2021-06-17 15:22:28 1.86MB EDA
1