发光二极管走马灯电路设计与实现 设计并实现一个控制 16 个发光二极管亮灭的电路,仿真验证其功能,并下 载到实验板测试。 (1) 单点移动模式:从左至右依次循环点亮 16 个发光二极管,每个发光二 极管的点亮时间为 0.5 秒; (2) 幕布式:从中间两个发光二极管开始点亮,向两边每次增加点亮 2 个发 光二极管,直至点亮 16 个发光二极管;然后再从两边开始每次灭掉 2 个发光二极管,直至所有发光二极管灭掉,依次往复,每个状态持续时 间为 0.5 秒; (3)两个模式可用按键进行切换,要求为按键设计防抖动电路; (4)实验板上输入时钟选择 100Hz。
2023-03-21 22:32:48 759KB vhdl
1
DPSK调制程序,用时把ncoip核从新做下,quartus环境的,VHDL和ip核完成
2023-03-21 22:05:59 1.88MB DPSK quartus VHDL
1
MIT的经典教材,想学VHDL的可以下下来看看,300多页,即使你没有基础,也可以顺利入门,直至成为一名高手!老外的教材就是写得好,由浅入深,不像国内的,抄来抄去。
2023-03-19 16:09:43 8.12MB MIT VHDL 数字电路 FPGA
1
很不错的VHDL语言教程,适合初学者。对VHDL语言的描述详细。
2023-03-18 20:17:57 7.18MB VHDL 语言 教程
1
本设计实现了74139译码器testbench的vhdl语言实现,可有效验证其功能。
2023-03-17 14:22:44 4KB 74139译码器的testbench的vhdl语言
1
这是一个可以自动生成CRC校验码固件代码的软件,可以用于通信领域CRC校验模块的自动生成。
2023-03-16 17:00:34 59KB CRC代码生成器 Verilog、VHDL FPGA
1
为便于查找该路径中的文件名以中文命名,需改为纯英文即可调试仿真!
2023-03-15 10:53:56 441KB VHDL 模可变计数器
1
3.7嵌入式逻辑分析仪的使用 伴随着EDA工具的快速发展,一种新的调试工具Quartus II 中的SignalTap II 满足了FPGA开发中硬件调试的要求,它具有无干扰、便于升级、使用简单、价格低廉等特点。本节将介绍SignalTap II逻辑分析仪的主要特点和使用流程,并以一个实例介绍该分析仪具体的操作方法和步骤。 3.7.1 Quartus II的SignalTap II原理 SignalTapII是内嵌逻辑分析仪,是把一段执行逻辑分析功能的代码和客户的设计组合在一起编译、布局布线的。在调试时,SignalTapII通过状态采样将客户设定的节点信息存储于FPGA内嵌的Memory Block中,再通过下载电缆传回计算机。 SignalTap II嵌入逻辑分析仪集成到Quartus II设计软件中,能够捕获和显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整个设计过程中以系统级的速度观察硬件和软件的交互作用。它支持多达1024个通道,采样深度高达128Kb,每个分析仪均有10级触发输入/输出,从而增加了采样的精度。SignalTap II为设计者提供了业界领先的SOPC设计的实时可视性,能够大大减少验证过程中所花费的时间。
2023-03-10 21:25:04 2.79MB vhdl
1
vhdl 出租车计价器
2023-03-08 21:41:17 3KB VHDL
1
基于改进JPEG-LS算法的遥感图像近无损压缩专利,由航天五院508所申报,很详细的介绍了算法和fpga的实现