有关于verilog语言的学习经验,有助于加速从语言的学习到实战操作 有关于verilog语言的学习经验,有助于加速从语言的学习到实战操作
2021-12-14 16:29:18 695KB verilog something fo
1
学校的硬件课程设计——流水灯实验,实现板子灯的右移,左移,开幕,闭幕和七段数码管的“口”逆流水流程,,是代码,有理解的解释和任务书。欢迎大家下载!
2021-12-13 15:09:44 10KB verilog语言
1
verilog语言程序实例实验例程源码(120例): acc.v accn.v account.v add4_1.v add4_2.v add4_3.v add8.v add8_tp.v adder.v adder16.v adder4.acf adder4.hif adder4.ndb adder4.v adder8.v adder_tp.v add_ahead.v add_bx.v add_jl.v add_tree.v alu.v alutask.v alu_tp.v aoi.v bidir.v bidir2.v block.v block1.v block2.v block3.v block4.v buried_ff.v carry_udp.v carry_udpx1.v carry_udpx2.v clock.v code_83.v compile.v control.v correlator.v count.v count10.v count4.v count4_tp.v count60.v count8_tp.v crc.v cycle.v decode47.v decode4_7.v decoder1.v decoder2.v decoder_38.v delay.v dff.v dff1.v dff2.v dff_udp.v encoder8_3.v examples.pdf fir.v fre_ctrl.v fsm.v full_add1.v full_add2.v full_add3.v full_add4.v full_add5.v funct.v funct_tp.v gate1.v gate2.v gate3.v half_add1.v half_add2.v half_add3.v half_add4.v jk_ff.v johnson.v latch.v latch_1.v latch_16.v latch_2.v latch_8.v linear.v longframe1.v longframe2.v loop1.v loop2.v loop3.v mac.v mac_tp.v map_lpm_ram.v mpc.v mpc_tp.v mult.v mult4x4.v mult_for.v mult_repeat.v mult_tp.v mux21_1.v mux21_2.v mux2_1a.v mux2_1b.v mux2_1c.v mux31.v mux4_1.v mux4_1a.v mux4_1b.v mux4_1c.v mux4_1d.v mux_case.v mux_casez.v mux_if.v mux_tp.v non_block.v paobiao.v paral1.v paral2.v parity.v pipeline.v ram256x8.v random_tp.v reg8.v resource1.v resource2.v rom.v sell.v serial1.v serial2.v serial_pal.v shifter.v song.v test.v test1.v
2021-12-11 21:02:07 165KB verilog verilog语言程序实例实验例
基于Xilinx BASYS开发板,利用ISE软件Verilog语言编写的简单时钟,可以暂停以及设置时间。因为该开发板只有4个数码管,所以只有分秒的显示。如果为其他开发板,修改ucf文件即可。
2021-12-11 20:12:29 262KB FPGA BASYS Verilog ISE
1
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能利用扬声器做整点报时: ⑴当计时到达59分50秒时开始报时,在59分50秒、52秒、54秒、56秒、58秒鸣叫,鸣叫声频率可定为512Hz; ⑵到达59分60秒时为最后一声整点报时,整点报时频率可定为1024Hz。 4、用层次化设计方法设计该电路,用Verilog语言编写各个功能模块。 5、完成电路设计后,用实验系统下载验证。
1
逆差分编码 Verilog语言 DPSK解制中BPSK解调之后
2021-12-06 19:26:06 789B 逆差分编码 Verilog语言
1
基于Verilog语言设计的电路。基于Verilog设计一个32位全加器,这个32位全加器是基于8位全加器、4位全加器设计的。
2021-12-03 21:02:16 444B Verilog
1
EDA课设论文出租车计费系统verilog语言 测试成功 用的是21EDA开发板 EDA论文 代码有详细的注释
1
Verilog语言中wire与reg的区别以及inout使用
2021-11-14 12:50:23 29KB Verilog wire reg inout
1
初学者,文件过程:先设计一位的加法计数,再一个个进位达成八位二进制加法,若要改成十进制的只需要修改加法部分语言将二进制改成十进制即可
2021-11-05 23:10:24 89KB verilog
1