基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能利用扬声器做整点报时: ⑴当计时到达59分50秒时开始报时,在59分50秒、52秒、54秒、56秒、58秒鸣叫,鸣叫声频率可定为512Hz; ⑵到达59分60秒时为最后一声整点报时,整点报时频率可定为1024Hz。 4、用层次化设计方法设计该电路,用Verilog语言编写各个功能模块。 5、完成电路设计后,用实验系统下载验证。
1
逆差分编码 Verilog语言 DPSK解制中BPSK解调之后
2021-12-06 19:26:06 789B 逆差分编码 Verilog语言
1
基于Verilog语言设计的电路。基于Verilog设计一个32位全加器,这个32位全加器是基于8位全加器、4位全加器设计的。
2021-12-03 21:02:16 444B Verilog
1
EDA课设论文出租车计费系统verilog语言 测试成功 用的是21EDA开发板 EDA论文 代码有详细的注释
1
Verilog语言中wire与reg的区别以及inout使用
2021-11-14 12:50:23 29KB Verilog wire reg inout
1
初学者,文件过程:先设计一位的加法计数,再一个个进位达成八位二进制加法,若要改成十进制的只需要修改加法部分语言将二进制改成十进制即可
2021-11-05 23:10:24 89KB verilog
1
通过Verilog语言实现BCH解码,解码输出为8位。该解码部分的实验能够在Cyclone系列的产品中运行成功。
2021-11-03 11:45:04 6KB BCH解码 verilog
1
verilog编写的一个简单的CPU,可以实现加减乘除等指令,对于获取设计CPU的经验是很有帮助的!
2021-11-02 15:04:18 2.19MB verilog cpu
1
本程序是我利用Quartus II软件用Verilog 语言编写的秒表程序,这是我们学校组织的 FPGA专周的设计题目。(已经下载到实验箱 实际运行通过了的;程序算法全部很简单, 方便阅读、更改,【呵呵 还是主要因为本 人能力有限】) 题目要求如下: 1.要有百分秒、秒、分、小时(我设计的是二十四小时)。 2. 要有清零按钮和暂停按钮。 3. 下载,检查功能直到正确。 4. 数显以动态扫描显示输出。(七段码数显) 【注意!注意!注意】:下载后运行.....
1
步进电机Verilog语言控制程序,启动停止,加速减速,希望对大家能有帮助。
2021-10-27 13:45:58 420KB Verilog 步进电机
1