一些基本的FPGA设计及其仿真实例基于VERILOG 一些基本的FPGA设计及其仿真实例基于VERILOG
1
---基于verilog语言的AES时序加密算法,其中包含源代码、仿真文件,加密正确性已通过验证----
2021-11-23 22:42:21 7KB FPGA verilog AES
1
基于verilog的二进制频移键控源代码
2021-11-22 12:44:53 188KB FSK
1
基于verilog HDL的FPGA工程,对m序列进行2psk调制解调,使用乘法器进行相干解调,包括了testbench文件,仿真视图,和测试报告。代码没有严格编写,仅供参考,仅支持quartus17.0版本,其他版本请重建IP核。
2021-11-16 20:55:20 49.45MB 2psk verilog quartus17.0
1
这是一个基于 Microchip PIC16C57 功能实现的 RISC CPU 设计。指令系统采用了精简指令集架构,指令集数量为 33 个,总线结构采用了数据总线(8 位)和指令总线(12 位)独立分开的哈佛架构。通过搭建仿真平台和编写测试程序,验证了本设计能够正确地执行一系列的测试任务。
2021-11-14 22:09:49 14KB FPGA Verilog RISC CPU
1
多功能数字钟应该具有的功能有:显示时—分—秒、整点报时、小时和分钟可调等基本功能。整个钟表的工作应该是在1Hz信号的作用下进行,这样每来一个时钟信号,秒增加1秒,当秒从59秒跳转到00秒时,分钟增加1分,同时当分钟从59分跳转到00分时,小时增加1小时,小时的范围为0~23时。
2021-11-10 20:29:06 144KB 数字钟
1
基于Verilog的偶数、奇数、半整数分频以及任意分频器设计
2021-11-04 11:01:07 49KB Verilog
1
他是在99999999计数器的基础上做出来的频率计,它的功能是测量频率
2021-11-03 20:38:52 459KB Verilog
1
通过Verilog语言实现BCH解码,解码输出为8位。该解码部分的实验能够在Cyclone系列的产品中运行成功。
2021-11-03 11:45:04 6KB BCH解码 verilog
1
Pipeline-processor:基于Verilog HDL的五级流水线处理器 开发平台 VIVADO 16、xilinx FPGA开发板 设计要求 设计一个 5 级流水线的 MIPS 处理器,采用如下方法解决竞争问题: 采用完全的 forwarding 电路解决数据关联问题。 对于 Load use 类竞争采取阻塞一个周期 + Forwarding 的方法解决。 对于分支指令在 EX 阶段判断(提前判断也可以),在分支发生时刻取消 ID 和 IF 阶段的两条指令。 对于 J 类指令在 ID 阶段判断,并取消 IF 阶段指令。 分支和跳转指令做如下扩充:分支指令( beq 、 bne 、 blez 、 bgtz 、 bltz) 和跳转指令 (j 、 jal 、 jr 、 jalr) 该处理器支持未定义指令异常和中断的处理 设计定时器外设,可以根据设定周期产生外部中断,通过该定时器触发
2021-10-28 13:32:42 37KB Verilog
1