本设计中所采用的增量式数字PID控制算法的设计思想可以应用到有限长单位脉冲响应(FIR)滤波器和无限长单位脉冲响应(ⅡR)滤波器的FPGA设计中,并且同样可以使用流水线优化技术以提高工作速度。
2021-12-16 08:52:02 178KB FPGA PID控制器 PLD设计 文章
1
文中针对正 EE802.16eOFDMA系统中FFT可变点数的系统要求,对基于FPGA的可 变点FFT处理器的实现进行了研究,内容涉及算法的研究、FFT处理器结构的设计、系统 仿真等方面
2021-12-15 23:12:25 1.58MB FPGA fft
1
提出了一种基于FPGA并利用Verilog HDL实现的CMI编码设计方法。研究了CMI码型的编码特点,提出了利用Altera公司CycloneⅡ系列EP2C5Q型号FPGA完成CMI编码功能的方案。在系统程序设计中,首先产生m序列,然后程序再对m序列进行CMI码型变换。在CMI码型变换过程中,采用专用寄存器对1码的状态进行了存储,同时利用m序列的二倍频为CMI编码进程提供时钟激励,最后输出CMI码型。实验结果表明,采用FPGA完成CMI编码的设计,编码结果完全正确,能够达到预期要求。利用这种方法实现CMI编码功能,具有效率高、可扩展性强、升级方便等特点,方便嵌入到大规模设计中,具有广泛的应用前景。
2021-12-15 22:04:27 1.17MB FPGA Verilog HDL
1
随着大规模集成电路技术和EDA技术的发展,FPGA已被广泛应用于实现硬件的数字信号处理器或相应的电路模块,基于FPGA的数字信号处理器表现出了很高的性能和广阔的市场前景。当今有源滤波器的也应用日益广泛,早已脱离了狭义的、单纯的“滤波”的概念,并成为信号处理中一种非常基本、非常重要的技术。对于在FPGA上实现有源滤波器的设计具有很大的实用价值,本文在讨论滤波器的相关理论之后,基于ALTERA的Cyclone系列FPGA硬件平台,利用VHDL语言设计一个11阶的有源滤波器。
1
基于FPGA的周期信号发生器设计
2021-12-15 16:10:37 714KB 基于 fpga 周期 信号发生器设计
1
基于fpga的简易数字频率计设计
2021-12-15 13:50:08 3.84MB 数字频率计 Verilog EDA课程设计 FPGA
1
摘要: 本文介绍了基于现场可编程门阵列(FPGA) 的以太网MAC 子层协议的硬件实现方法. 硬件结构上由控制模 块、发送模块和接收模块3个部分组成,发送模块和接收模块采用状态机控制数据发送和接收的过程,完成数据的封装、发送和接收功能.   关键词: 嵌入式系统; 以太网MAC; 现场可编程门阵列; 硬件描述语言   传统以PC为中心的互联网应用现已开始转向以嵌入式设备为中心. IA(internet appliance) 概念现在甚为流行,这表明互联网应用进入了嵌入式互联网的时代已经来临. 据网络专家预测,将来在互联网上传输的信息中,有70%来自小型嵌入式系统. 因此,对嵌入式系统接入Int
1
(2) 程序控制流程图 在介绍三种白盒子测试方法之前,必须先介绍程序控制流图。在程序设计时,为了更加突出控制流 的结构,可对程序流程图进行简化,简化后的图被称为程序控制流图。 程序控制流图中只有二种图形符号,即结点和控制流线。结点:由带有标号的圆圈表示,可以代表 一个或多个语句、一个条件判断结构或一个函数程序块;控制流线:由带有箭头的弧线或直线表示,称 为边,代表程序中的控制流。三大程序结构的控制流图如图 9­5 所示:
2021-12-14 21:49:04 7.99MB 软件工程与UML案例解析
1
基于FPGA的红外遥控的应用
2021-12-14 18:43:40 712KB 基于 fpga 红外遥控 应用
1
module ledplay(clk,led);//模块名及端口参数 input clk;//输入端口定义 output[7:0]led;//输出端口定义 reg[7:0]led;//输出端口定义为寄存器型 reg[25:0]buffer;//中间变量buffer定义为寄存器a
2021-12-14 14:14:38 313KB FPGA led
1