设计一个00时00分00秒~23时59分59秒的计时器,使之能完成以下几个功能: (1)能进行正常的时、分、秒计时功能; (2)分别由六个数码管显示时、分、秒的计时; (3)系统有时钟保持功能; (4)系统有时钟清零功能; (5)系统能够进行快速较分校时; (6) 时钟具有整点报时功能(时钟从59′53″开始报时,在59′53″、 59′55″和59′57″、时报时频率为500Hz,59′59″时报时频率为1KHz)。
2020-01-03 11:31:33 204KB 多功能时钟 电子设计 实验报告 quartus
1
基于基于Vhdl语言描述的汽车尾灯控制电路的仿真。设计一个汽车尾灯控制电路,汽车尾部左右两侧各有3个指示灯(用发光二极管模拟),当在汽车正常运行时指示灯全灭;在右转弯时,右侧3个指示灯按右循环顺序点亮(R1→R2→R3→全灭→R1)时间间隔0.5S(采用一个2HZ的方波源);在左转弯时,左侧3个指示灯按左循环顺序点亮(L1→L2→L3→全灭→L1);汽车倒车或临时刹车时,所有指示灯按时钟信号同步闪烁。
2020-01-03 11:27:51 404KB VHDL Quartus 汽车尾灯 仿真
1
摘要 实验利借助于Quartus II 软件设计了一个多功能数字钟,实现了校时,校分,清零,保持和整点报时等多种基本功能,此外还实现了闹钟,星期,音乐闹铃等附加功能。本文首先利用Quartus II进行原理图设计并仿真调试,最后在实验板上验证了设计的正确性。 关键字:数字钟 闹钟 仿真 准点报时
2020-01-03 11:27:35 1.13MB 数字钟 报告 Quartus II
1
七分频 quartus实现 verilog,附有仿真波形。
2020-01-03 11:25:45 1.05MB 七分频 quartus实现 verilog
1
此设计为十字路口交通灯,主干道支干道各红黄绿三个信号灯 分为四个状态
2020-01-03 11:25:26 3.57MB VHDL VHDL状态机 交通灯 数电课程设计
1
以大规模可编程逻辑器件为载体,以硬件描述语言为系统逻辑描述为主要表达方式,以EDA开发软件为设计工具,通过有关的开发软件,自动完成用软件方式设计的电子系统到硬件系统的逻辑编译、逻辑画简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至对于特定目标芯片的逻辑映射、编程下载等工作,最后形成集成电子系统 或专用集成芯片的一门新技术。
2020-01-03 11:22:23 706KB 基于QUARTUS的电子钟设计
1
数字频率计 EDA课程设计用的 和开发箱结合用的
2020-01-03 11:20:47 158KB 数字频率计 EDA Quartus
1
EDA课程设计 四个模块 该压缩包包含所有的文件 下载后就可以直接提交给老师 很有用 欢迎下载
2020-01-03 11:19:25 564KB EDA VHDL QUARTUS
1
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题。
2020-01-03 11:19:21 16.23MB FPGA DDS 信号发生器 Quartus工程文件
1
10进制计数器 vhdl程序 quartus仿真 带进位复位功能
2019-12-25 11:15:17 284KB 10进制计数器 vhdl quartus
1