全加器是算术运算电路运算中的基本单元,也是构成多位加法器的基本单元,介于加法器在算术运算电路当中的重要作用,使得全加器的设计显得十分重要。通常情况下,我们采用两种结构构成全加器电路,一种是由两个半加器组成,另一种为镜像结构。本文主要介绍一个镜象结构电路的一位全加器的设计,包括电路图,基于0.18CMOS工艺的版图,以及前端网表的仿真,后端版图的验证结果。
2021-12-16 14:33:05 977KB VLSI 数字电路 CMOS工艺 全加器电路
1
第一章 CMOS电路基础知识 第二章 MOS管理论 第三章 CMOS工艺技术 第四章 电路特性和性能估计 第五章 CMOS电路和逻辑设计 第六章 结构化设计和测试 第七章 符号法版图设计系统 第八章 CMOS子系统设计 第九章 系统实例研究 附录 CMOS和uMOS倒相器噪声容限的计算
2021-12-15 13:03:18 9.79MB CMOS VLSI 设计原理
1
数字VLSI芯片设计,中文版的,一共5个压缩包,pdf有书签。
2021-12-08 05:01:43 27.76MB 数字VLSI芯片
1
VLSI Memory Chip Design
2021-12-02 22:15:41 19.75MB VLSI Memory Chip Design
1
vlsi工艺技术课件 接着前面的,这是part2
2021-11-30 21:37:33 18.55MB vlsi 工艺
1
vlsi工艺原理的课件 基于《硅超大规模集成电路工艺技术——理论实践与模型》(silicon visi technology——fundamentals,practice and modeling)的很好的参考资料 共三卷,这是第一卷
2021-11-30 21:35:17 18.55MB vlsi 工艺
1
对互连线的当前问题提供面向物理设计的全面论述,本书同时包括了互连线的分析与综合两个方面的内容,是一本值得一看的书籍。
2021-11-29 15:40:49 59.34MB 互连线 VLSI
1
低功耗设计的经典教材,Pdf格式,无水印。
2021-11-28 09:58:58 2.54MB low-power CMOS VLSI Circuit
1
模拟神经算法matlab代码 联邦调查局警告 如果你在复旦EDA实验室, 并尝试下载此 repo 并将其提交给杨教授, 停止孩子,你在玩火, 否则你会像我一样得到 B+。 你可能想知道的事情 Timber wolf 是一种用于 VLSI 布局的旧算法(主要基于模拟退火)。 当电路规模很大时,易于理解但效率不高。 这是在 VS 2015 中编写的。 main_head是头文件,而main.cpp是源文件。 matlab 脚本plot_placement.m用于可视化该算法的结果。 源文件中需要boost库。 伪代码如下 int main(){ readNodesFile(); readWtsFile(); readPlFile(); readNetsFile(); readSclFile(); //read circuit files gnuPlot("before1.txt"); //record the placement result as .txt timberWolfAlgorithm(); //use Simulated annealing to do the
2021-11-23 16:29:21 4.26MB 系统开源
1
galok.exe 文件为解LATTES,NS,SGS,VLSI厂家的GAL,16V8,20V8A/B,22v10,18v10,20xv10等芯片 palceok.exe文件为解AMD厂家的PALCE16V8.20V8等芯片 使用说明 软件使用方法与编程方法一样,以解lattes的gal16v8b为列 键入 GALOK 回车 选厂家型号进入软件界面 将芯片放在编程器上,键入命令 R 再 Y 则芯片内容随.即读出
2021-11-22 12:08:09 195KB 可解LATTES NS SGS VLSI,AMD厂家芯片
1