基于FPGA的信号函数发生器代码(verilog),采用DDS合成技术,并做VGA显示
2021-06-18 00:57:28 6.1MB FPGA DDS 信号发生器
1
C语言,基于51单片机的DDS信号发生器(ad9851)程序
2021-06-11 21:27:12 19KB 51单片机 AD9851
1
FPGA 实现 DDS 正弦波、方波、三角波发生器 Verilog 程序(已验证)Quartus工程文件。 鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题 FPGA DDS 信号发生器 Quartus工程文件 Verilog
2021-06-09 21:08:31 15.98MB FPGA DDS 信号发生器 Quartu
1
基于Nios的DDS信号源实现,很好地学习资料,你值得一看!
2021-06-06 15:36:23 261KB niosⅡ
1
电子设计培训时的作品。
2021-05-29 21:15:19 56KB 单片机 dds ad950
1
基于AD9910的DDS信号源的设计,曹新星,陈永泰 ,本文介绍了高性能直接数字频率合成器(DDS)芯片AD9910的特性、内部结构,并采用AD9910及单片机构成了宽频带低杂散的高频信号源,实现了�
2021-05-27 10:06:55 264KB 直接数字频率合成(DDS)
1
DDS信号发生器,用AD9833做的。希望能帮助你。
2021-05-23 18:03:41 209KB DDS
1
基于FPGA的DDS信号发生器的设计开题报告
1
双路,幅值相位频率占空比可调 -------------------------------------------
2021-05-16 21:23:57 6.8MB fpga
1