该频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。
2022-10-06 18:00:38 159KB 频率计
1
对频率计闸门处复杂逻辑关系的处理,有启动信号,时标信号,标志信号,读信号
2022-09-19 14:01:37 184KB 频率计
内有多个用VHDL实现的元件代码,计数器,频率计,状态机等等,相信一定会对你有帮助的
2022-09-19 14:00:41 4.47MB components_vhdl frequency_meter 频率计_vhdl
6位十进制频率计,目标芯片EPF10KLC84-4,自己设计的,用于课程设计,并已在硬件上通过验证
2022-09-05 22:12:24 159KB 频率计
1
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良好,测量精度较高,并能够对错误的操作以及量程溢出情况进行报警显示。
2022-07-27 19:54:01 463KB 多档位 数字频率计
1
频率计使用STC12C5201AD作为主控芯片,使用LCD1602显示频率,实现0.1Hz到16MHz的高精度显示。 通过内外计数的方式确定频率。 高精度频率计源码部分展示: 高精度频率计电路原理图截图:
1
基于单片机的频率计的设计说明.doc
2022-07-15 10:01:00 833KB 互联网
1
根据全国大学生电子设计竞赛题目《简易数字频率计》的要求设计,测量范围0-1Mhz ,测量精度满足题目中要求, 所用开发板为 xilinx spartan 3ES。具体设计过程可以参考博客 。http://blog.csdn.net/li200503028
2022-07-12 16:13:16 1.31MB 频率计 FPGA verilog
1
2015全国大学生电子设计大赛F题一等奖--数字频率计-配套程序。 基于黑金最小系统板开发,Cyclone IV EP4C15F17C8N,程序下载烧录后,即可运行 配套报告:http://download.csdn.net/download/u012349847/9092539
1
适合单片机大作业,带有屏幕显示,测量准确,误差小。
2022-07-07 20:50:34 4.74MB 单片机 stm32 嵌入式硬件 arm
1