基于FPGA高速视频图像实时采集与处理系统设计
2023-03-01 10:00:46 1.68MB 基于 fpga 高速 视频图像
1
5个arm核arm6_verilog,arm7_verilog_1,arm7_VHDL,Core_arm_VHDL,nnARM01_11_1_3 arm6_verilog.rar 一个最简单的arm内核,verilog写的,有点乱 arm7_verilog_1.rar J. Shin用verilog写的arm7核心,结构良好,简明易懂 nnARM01_11_1_3.zip.zip nnARM开源项目,国防科技大学牛人ShengYu Shen写的,原来放在opencores上,因为写得太好了,后被ARM公司封杀~~这里是目前我能找到的最终版本了~ Core_arm_VHDL.rar VHDL语言实现的arm内核,可以在http://www.opencores.org/project,core_arm下载到,不过还不是非常完整,有些小bug ARM7_VHDL.rar Ruslan Lepetenok用VHDL写的arm内核,也非常不错
2023-03-01 08:55:43 1.1MB ARM FPGA IP_CORE Verilog
1
为了克服传统频率测量法不能满足等精度要求的缺点,提出一种基于FPGA 的高速等精度频率测量系统的设计方案。系统由等精度频率测量FPGA模块和单片机主控电路2部分组成,利用FPGA实现等精度计数和锁存,单片机完成测量结果的计算和显示。测试结果表明:该系统可以实现1 Hz~20 MHz频率范围内的频率测量,测量误差小于2×10-6,并且在整个频率范围内测量精度一致,达到等精度测量要求。
2023-03-01 08:49:45 561KB 等精度 频率测量 FPGA
1
FPGA硬件工程师面试试题大全
2023-02-28 22:26:06 30KB fpga 硬件 工程师面试 试题
1
2.1. 2.2. 2.3. 2.4. 3.1. 3.2. 4.1. 4.2. 4.2.1. 8 位独立 LED 显示设计实验 26 4.2.1. 基于 74H
2023-02-28 16:11:22 9.88MB fpga开发 图像处理 算法
1
摘要:本文描述了一个基于可编程逻辑器件的全彩LED显示系统的设计的过程,这个系统能够基于硬件产生LED更多颜色灰度。详细分析了其工作原理,并依据其原理,设计出了基于FPGA 的控制电路。   1 引言   LED 的发展已过了几十年了,它现在的技术也相当成熟了。它有很宽的可视角,并且能够 显示图像、数字、视频,还能够通过红绿篮三种LED 组合成任一颜色系统,但是不推荐在 小显示屏上显示视频。典型应用是在商场、高速公路、大型体育场和白天日照下的舞台[1]。   我们都知道,由PN 结构成的LED 需要用直流电源驱动发出其颜色,改变通过PN 结上 的电流达到显示颜色亮度的变化。每个显示板上的
1
无线通信的FPGA在了解无线通信的同时学会真正的设计,对于学通信或初学IC的人来说都是有很大的启发,代码分Verilog与MATLAB版的,可以根据自己的情况选择
2023-02-28 15:30:58 10.71MB FPGA无线通信
1
单载波频域均衡(SC-FDE)是数字通信中克服多径衰落的有效技术。宽带通信系统中应用单载波频域均衡系统设计,实现137.5 MHz 载波下27.5 Mbps 的码元传输速率。同时在系统中添加1/2 码率卷积码与(239,223)里德-所罗门(RS)码的级联信道纠错编码,提高系统的可靠性。完成单载波频域均衡系统设计,分析设计系统的关键技术,最终在现场可编程门阵列硬件平台上进行系统实现、调试和验证,完成系统实际误码率的测试。
1
看Xilinx的Datasheet会注意到Xilinx的FPGA没有PLL,其实DCM就是时钟管理单元。1、DCM概述DCM内部是DLL(Delay Lock Loop结构,对时钟偏移量的调节是通过长的延时线形成的。DCM的参数里有一个PHASESHIFT(相移),可以从0变到255。所以我们可以假设内部结构里从输入引脚clkin到输出引脚clk_1x之间应该有256根延时线(实际上,由于对不同频率的时钟都可以从0变到255,延时线的真正数目应该比这个大得多)。DCM总会把输入时钟clkin和反馈时钟CLKFB相比较,如果它们的延时差不等于所设置的PHASESHIFT,DCM就会改变在clki
2023-02-27 20:14:29 79KB 基于FPGA的DCM时钟管理单元概述
1
论文简述了惯性导航系统的应用背景及发展状况,介绍了捷联惯导系统的基本原理,设计了基于DSP/FPGA的捷联惯导系统方案,实现了系统各部分硬件电路以及FPGA 功能模块,并通过搭建硬件验证平台和利用第三方仿真软件,对传感器的性能以及FPGA各功能模块进行了较全面的验证和仿真。结果表明:基于DSP厅PGA的捷联惯导系统能够满足应用的要求,并在小型化、低成本和高性能等方面有一定的优势。
2023-02-27 19:56:38 4.25MB 捷联惯导系统 FPGA dsp mems
1